PROCEDER PARA AVERIGUAR UNA TENSION DE MANDO DE UN OSCILADOR GOBERNADO POR TENSION EN UN CIRCUITO REGLADOR DE FASE.

EL CIRCUITO REGLADOR DE FASE ESTA FORMADO A TRAVES LA CONEXION DE SERIE DE UN CONTADOR (ZS),

DE UN REGISTRO (R) DE UNA INSTALACION ARITMETICA (AE), DE UN FILTRO DE PASO BAJA FRECUENCIA O DE (TP, PIF) TANTO COMO UN OSCILADOR GOBERNADO POR TENSION (VCO). LAS SEÑALES RITMICAS (ITS) INTERNAS, DIGITALES PRODUCIDAS DEL OSCILADOR (VCO), SE CUENTA EN UN CONTADOR Y EN TIEMPO DETERMINADOS A TRAVES SEÑALES RITMICAS DE INTERVALOS DE TIEMPO (ZTS), SE RECIBE Y ACUMULA LAS CUALES COMO VALOR DEL CONTADOR EN EL REGISTRO (R). LAS SEÑALES RITMICAS DE INTERVALOS DE TIEMPO (ZTS) SE CONSIGUE, POR EJEMPLO POR MEDIO DE UNA INSTALACION DE DIVISIONAR (DIV) DESDE SEÑALES RITMICAS DE REFERENCIA (NTS), Y MUESTRAN UNA FRECUENCIA MAS BAJA QUE LAS SEÑALES RITMICAS (ITS) INTERNAS. EN LA INSTALACION ARITMETICA (AE) SE AVERIGUA POR MEDIO DEL VALOR DEL CONTADOR ACTUAL DEL VALOR DEL CONTADOR DEL INTERVALO ANALIZADOR ANTERIOR Y UN VALOR DE REGIMEN, UNA SEÑAL DE MANDO (AS) EN FORMA DIGITAL. ESTA SEÑAL DE MANDO (AS) LLEGA SOBRE UN FILTRO DE PASO BAJA FRECUENCIA Y DE (TP, PIF) Y UN TRANSFORMADOR-A/D (AD) A LA ENTRADA DE MANDO (SE) DEL OSCILADOR (VCO) Y GOBERNA EL CUAL DE TAL MODO, AUE LAS SEÑALES RITMICAS DE REFERENCIA (NTS) COINCIDE EN RESPECTO A SU FASE CON LAS SEÑALES RITMICAS INTERNAS (ITS),

Tipo: Resumen de patente/invención.

Solicitante: SIEMENS AKTIENGESELLSCHAFT.

Nacionalidad solicitante: Alemania.

Dirección: WITTELSBACHERPLATZ 2, D-80333 MUNCHEN.

Inventor/es: ZWACK, EDUARD, DIPL.-ING.

Fecha de Publicación: .

Fecha Concesión Europea: 26 de Enero de 1994.

Clasificación Internacional de Patentes:

  • H03L7/18 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03L CONTROL AUTOMATICO, ARRANQUE, SINCRONIZACION O ESTABILIZACION DE GENERADORES DE OSCILACIONES O DE IMPULSOS ELECTRONICOS (de generadores dinamoeléctricos H02P). › H03L 7/00 Control automático de frecuencia o fase; Sincronización (sintonización de circuitos resonantes en general H03J; sincronización en los sistemas de comunicación digital, ver los grupos apropiados en la clase H04). › utilizando un divisor de frecuencia o un contador en el bucle (H03L 7/20, H03L 7/22 tienen prioridad).

Patentes similares o relacionadas:

Linealizador de forma de onda, del 12 de Junio de 2019, de MBDA UK LIMITED: Una fuente de barrido de frecuencia para un radar FMCW que comprende un sintetizador de frecuencia de bucle de bloqueo de fase, incluyendo el bucle bloqueado […]

Imagen de 'BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMÁTICAMENTE'BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMÁTICAMENTE, del 26 de Abril de 2011, de QUALCOMM INCORPORATED: Un procedimiento para regular automáticamente la ganancia en un bucle de enganche en fase, PLL , en el cual el PLL comprende un detector de fase, comprendiendo […]

Imagen de 'UN BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMATICAMENTE'UN BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMATICAMENTE, del 30 de Noviembre de 2010, de QUALCOMM INCORPORATED: Un bucle de enganche de fase, PLL que comprende: un oscilador que proporciona una primera señal de frecuencia; un oscilador de referencia que […]

SINTETIZADORES DE FRECUENCIA PARA SOPORTE DE ESTANDARES DE COMUNICACION DE VOZ Y DE CONEXION EN RED SIN HILOS., del 1 de Junio de 2007, de QUALCOMM INCORPORATED: A procedimiento de procesado de señales de radiofrecuencia que comprende: generación de una primera forma de onda en un dispositivo de comunicación sin hilos usando […]

UN CICLO DE FASE CERRADA., del 1 de Abril de 2007, de QUALCOMM INCORPORATED: Un mecanismo que comprende: Un ciclo de fase cerrada ; Un primer conjunto de registros para contener los datos definiendo un modo de operación del ciclo […]

PROCEDIMIENTO Y DISPSOSITIVO DE SINTESIS DE FRECUENCIA MEDIANTE UN BUCLE DE ENGANCHE DE FASE., del 16 de Noviembre de 2006, de ALCATEL: Procedimiento de síntesis de frecuencia por medio de un bucle de enganche de fase, que comprende un comparador de fase, que comprende, especialmente, una etapa de conmutación […]

AJUSTE DIGITAL AFC MEDIANTE DOS RECIPROCOS., del 16 de Noviembre de 2006, de SIEMENS AKTIENGESELLSCHAFT: La presente invención se refiere a un circuito automático de frecuencia (C.A.F) con un oscilador , un sistema de síntesis digital (DDS) […]

COMPENSACION DE TEMPERATURA DE UNA REFERENCIA DE CRISTAL USANDO SINTESIS DIGITAL DIRECTA., del , de MOTOROLA, INC.: CIERTAS CARACTERISTICAS OPERATIVAS DE UN CRISTAL SE MIDEN DURANTE UN PROCESO DE VERIFICACION Y NIVELACION. UNA VEZ DETERMINADAS, LA INFORMACION REPRESENTATIVA […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .