MONTAJE EN ESPIRAL CERRADA DE UNA FASE DIGITAL.

SE DESCUBRE UN MONTAJE EN ESPIRAL CERRADA DE UNA FASE DIGITAL QUE SE USA EN UN DESINCRONIZADOR QUE DEMAPEA UNA CORRIENTE PLESIOCRONICA DE UN BITSTREAM SINCRONICA PARA RETIRAR LA AGITACION DEBIDA A LA APERTURA DE BRECHAS DESDE EL CHORRO PLESIOCRONICO.

A ESTE EXTREMO, LA PARTE DEL BITSTREAM SINCRONICO QUE CONSTITUYE LA CORRIENTE PLESIOCRONICA SE ESCRIBE EN UN BUFFER DE MEMORIA (BUFF), CUYA DIRECCION DE ESCRITURA (WRADDR) SE AUMENTA A LA RAZON DE ESTA PARTE PLESIOCRONICA. LA DIRECCION DE LECTURA (RDADDR) PARA EL BUFFER DE MEMORIA (BUFF) SE DERIVA DE LA DIRECCION DE ESCRITURA (WRADDR) EN EL MONTAJE EN ESPIRAL CERRADA DE UNA FASE DIGITAL CERRADA. DE AQUI, SE PROPORCIONA UN FEEDBACK NEGATIVO PARA LAS JUSTIFICACIONES DE BYTE EN EL BITSTREAM SINCRONICO Y UN FEEDBACK POSITIVO PARA LAS JUSTIFICACIONES DE BIT DE TAL FORMA QUE LAS JUSTIFICACIONES DE BYTE ORIGINAN EL AUMENTO DE UN CAMBIO INFERIOR EN LA RAZON DE AUMENTO DE LA DIRECCION DE LECTURA (RDADDR) PERO DE MAS LARGA DURACION, MIENTRAS QUE LAS JUSTIFICACIONES DE BIT ORIGINAN EL AUMENTO DE UN CAMBIO AUMENTADO EN ESTA RAZON DE AUMENTO PERO DE DURACION MAS CORTA.

Tipo: Resumen de patente/invención.

Solicitante: ALCATEL ALSTHOM COMPAGNIE GENERALE D'ELECTRICITE.

Nacionalidad solicitante: Francia.

Dirección: 54, RUE LA BOETIE,75008 PARIS.

Inventor/es: REUSENS, PETER PAUL FRANS, HASPESLAGH, JOHAN JOSEPH GUSTAAF, DE LANGHE, MARC ROBERT FRANCOIS, VAN HOOGENBEMT, STEFAAN MARGRIET ALBERT.

Fecha de Publicación: .

Fecha Concesión Europea: 13 de Enero de 1999.

Clasificación Internacional de Patentes:

  • H04J3/07 ELECTRICIDAD.H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04J COMUNICACIONES MULTIPLEX (peculiar de la transmisión de información digital H04L 5/00; sistemas para transmitir las señales de televisión simultánea o secuencialmente H04N 7/08; en las centrales H04Q 11/00). › H04J 3/00 Time-division multiplex systems (H04J 14/08  takes precedence). › utilizando el empaquetado de impulsos para los sistemas con caudales de información diferentes o variables.

Patentes similares o relacionadas:

Aparato, procedimiento y medio para detectar una anomalía de carga útil usando la distribución en n-gramas de datos normales, del 20 de Septiembre de 2013, de THE TRUSTEES OF COLUMBIA UNIVERSITY IN THE CITY OF NEW YORK: Un procedimiento, llevado a cabo por un ordenador, de detección de cargas útiles anómalas transmitidas a través deuna red, que comprende las etapas de: recibir al menos una […]

Imagen de 'Dispositivo de generación de flujo, procedimiento para calcular…'Dispositivo de generación de flujo, procedimiento para calcular un nivel de llenado de un buffer de entrada en el seno de dicho dispositivo y procedimiento de regulación de flujo, del 4 de Septiembre de 2013, de Enensys Technologies: Dispositivo de generación de un flujo de datos de salida a partir de un flujo de datos de entrada quecomprende: - medios para recibir los […]

Imagen de 'Método, dispositivo y sistema para multiplexar y mapear señales…'Método, dispositivo y sistema para multiplexar y mapear señales ópticas y demultiplexar y realizar el mapeo inverso de señales ópticas, del 22 de Agosto de 2012, de HUAWEI TECHNOLOGIES CO., LTD.: Un método para multiplexar y mapear señales ópticas, que comprende: obtener un objeto etiqueta que indica una relación de multiplexación […]

Imagen de 'PROCEDIMIENTO Y SISTEMAS PARA LA PREVENCION DE LA EMULACION DE…'PROCEDIMIENTO Y SISTEMAS PARA LA PREVENCION DE LA EMULACION DE CODIGO INICIAL Y DE RELLENO DE DATOS, del 18 de Junio de 2010, de MICROSOFT CORPORATION: En un descodificador, un procedimiento que comprende: el relleno de una carga útil de datos en un flujo de datos con uno o más bits de relleno; estando el […]

PROCEDIMIENTO Y DISPOSICION DE CIRCUITO PARA ADAPTACION Y CONEXION DE UNA CORRIENTE DE DATOS., del 16 de Octubre de 2003, de SIEMENS SCHWEIZ AG: La invención se refiere a un procedimiento y un circuito para la adaptación y la conmutación a través de canales de datos que son transmitidos dentro […]

CIRCUITOS DIGITALES DE ESTABILIZACION DE RELOJ PARA REGENERACION DE SEÑALES DE RELOJ CON INESTABILIDAD MINIMA., del 1 de Enero de 2002, de TRANSWITCH CORPORATION: UN CIRCUITO PARA ELIMINAR LAS FLUCTUACIONES DE UN DISPOSITIVO DE SINCRONIZACION DIGITAL INCLUYE UNA RAM PARA RECIBIR UNA SEÑAL ENTRANTE […]

DISPOSICION DE REAJUSTE DE SINCRONISMO PARA SISTEMA DE TRANSMISION DE DATOS SDH., del 1 de Marzo de 2001, de MARCONI COMMUNICATIONS LIMITED: UN DISPOSITIVO DE RESINCRONISMO PARA USO EN UN DEMULTIPLEXADOR DE UN SISTEMA DE TRANSMISION DE DATOS SDH UTILIZA LOS DATOS DE JUSTIFICACION DE LOS BITS, […]

DISPOSITIVO PARA JUSTIFICAR A INTERVALOS REGULARES UN TREN NUMERICO., del 16 de Diciembre de 2000, de ALCATEL CIT: ESTE DISPOSITIVO JUSTIFICA A INTERVALOS REGULARES UN TREN DIGITAL CONSTITUIDO DE HILERAS DE BITS PROCEDENTES DE UN PRIMER ENLACE SINCRONO ACOMPASADO POR UN PRIMER RELOJ (HE) […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .