METODO Y SISTEMA PARA LA CODIFICACION DE CODIGOS DE VERIFICACION DE PARIDAD DE BAJA DENSIDAD (LDPC) DE LONGITUD DE BLOQUE CORTO.

Un transmisor (200) para respaldar la transmisión de una señal codificada de verificación de paridad de baja densidad LDPC,

comprende: un codificador de verificación de paridad de baja densidad LDPC (203) configurado para entregar, basado en los bits de información recibida, un código LDPC; un dispositivo de entrelazado de bit (213) y un modulador (205) configurado para modular la señal codificada de LDPC según una constelación de señal que incluye una modulación por desplazamiento de fase 8-PSK; caracterizado en que el dispositivo de entrelazado de bits (213) está configurado para entrelazar los bits de salida del código LDPC escribiendo los datos en serie por columna asociados con el código LDPC en una tabla y leyendo los datos por filas de derecha a izquierda, donde la señal codificada de LDPC representa el código LDPC entrelazado, y el codificador LDPC (203) está configurado para entregar el código LDPC con un índice de código 3/5 y para generar el código LDPC por acumulación de los bits de información recibida en las direcciones de bits de paridad, las direcciones de bits de paridad estando decididas basado en siguiente tabla especificando direcciones de acumuladores de bits de paridad: (Ver tabla)

Tipo: Resumen de patente/invención.

Solicitante: THE DIRECTV GROUP, INC..

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 2250 E. IMPERIAL HIGHWAY,EL SEGUNDO, CA 90245.

Inventor/es: EROZ, MUSTAFA, LEE, LIN-NAN, SUN,FENG-WEN.

Fecha de Publicación: .

Fecha Solicitud PCT: 3 de Septiembre de 2004.

Fecha Concesión Europea: 20 de Febrero de 2008.

Clasificación PCT:

  • H03M13/11 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C). › H03M 13/00 Codificación, decodificación o conversión de código para detectar o corregir errores; Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C). › usando bits de paridad múltiple.

Países PCT: Austria, Bélgica, Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Grecia, Italia, Liechtensein, Luxemburgo, Países Bajos, Suecia, Mónaco, Portugal, Irlanda, Eslovenia, Finlandia, Rumania, Chipre, Lituania, Letonia, Ex República Yugoslava de Macedonia, Albania.

METODO Y SISTEMA PARA LA CODIFICACION DE CODIGOS DE VERIFICACION DE PARIDAD DE BAJA DENSIDAD (LDPC) DE LONGITUD DE BLOQUE CORTO.

Patentes similares o relacionadas:

Procedimiento de codificación, procedimiento de descodificación, dispositivo de codificación y dispositivo de descodificación para códigos LDPC estructurados, del 11 de Marzo de 2020, de ZTE CORPORATION: Un procedimiento de codificación para códigos de comprobación de paridad de baja densidad estructurados, LDPC, que comprende: determinar una matriz base MbxNb usada […]

Métodos de adaptación de velocidad para códigos LDPC, del 11 de Marzo de 2020, de TELEFONAKTIEBOLAGET LM ERICSSON (PUBL): Método de adaptación de velocidad de producción de un conjunto de bits codificados a partir de un conjunto de bits de información para la transmisión entre […]

Modulación codificada LDPC en combinación con 256QAM y OFDM, del 7 de Agosto de 2019, de Sun Patent Trust: Un método de generación de señal OFDM, Multiplexación por División de Frecuencia Ortogonal, que comprende: un paso de codificación de codificación […]

Modulación codificada LDPC con código BCH externo en combinación con 256QAM, del 7 de Agosto de 2019, de Sun Patent Trust: Una BICM, codificación y modulación intercalada en bits, procedimiento de codificación que comprende: una primera etapa de codificación de codificar […]

Aparato de comunicación inalámbrica y procedimiento de comunicación inalámbrica, del 24 de Julio de 2019, de Panasonic Intellectual Property Management Co., Ltd: Un dispositivo de comunicación inalámbrica que comprende: un generador de unidad de datos de protocolo de capa física, PPDU, adaptado para generar una unidad de datos […]

Intercalador de bits para un sistema de BICM con códigos de QC-LDPC, del 3 de Julio de 2019, de PANASONIC CORPORATION: Un procedimiento de intercalación de bits para intercalar bits de una palabra de código generada en base a un esquema de codificación de comprobación de paridad de baja densidad […]

Diseño de valores de cambio para códigos LDPC cuasi-cíclicos, del 5 de Junio de 2019, de TELEFONAKTIEBOLAGET LM ERICSSON (PUBL): Un transmisor inalámbrico que comprende un sistema de circuitos de procesamiento que funciona para: codificar bits de información usando una […]

Procedimiento y sistema para transmitir señales satelitales y receptor de las mismas, del 22 de Mayo de 2019, de RAI RADIOTELEVISIONE ITALIANA (S.P.A.): Procedimiento para transmitir una señal satelital que comprende una secuencia de datos MPEG-TS de tipo único que consiste en una secuencia […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .