DISPOSICION PARA PRUEBA DE CAPACIDAD DE FUNCIONAMIENTO DE ESPACIO DE ALMACENAJE DE DATOS ESCRITURA-LECTURA.

LA INVENCION SE REFIERE A UNA DISPOSICION PARA PRUEBA DE CAPACIDAD DE FUNCIONAMIENTO DE ESPACIOS DE ALMACENAJE DE DATOS ESCRITURA-LECTURA (4A O 4B) EN EL INTERIOR DE UN COMPUTADOR,

CUYA CPU (1) ESTA CONECTADA EN UNA UNIDAD DE DATOS Y DIRECCIONES (2,3) CON ALMACEN DE DATOS ESCRITURA-LECTURA (4A O 4B). SE CONSIGUE UNA INDEPENDENCIA DEL CURSO DEL PROCESO EN CASOS DE INTERRUPCION DE TRABAJO EN CUALQUIER TIEMPO O UNA AUSENCIA DE RESTRICCIONES DE TIEMPO EN CUALQUIER PRUEBA COMPLEJA DE LOS ALMACENES ESCRITURA-LECTURA (4A Y 4B). PARA ELLO SE DISPONE DE UNA SEPARACION FISICA ENTRE LAS DISTINTAS CANTIDADES DE LUGARES DE ALMACENAMIENTO DE DATOS ESCRITURA-LECTURA (4B O 4A), DE FORMA QUE ESTOS MISMOS LUGARES DE DATOS DE DIRECCIONES (2, 3), ESTAN EN SERVICIO EN LA CPU (1). EL CONTROL DE ESTOS ESPACIOS DE ALMACENAMIENTO, YA SEA ESCRITURA O LECTURA (4A Y 4B) SE CONSIGUE A TRAVES DE UN CONTROL LOGICO COMPLETO (5), DE FORMA QUE AMBAS ZONAS DE ALMACENAJE SE UTILIZAN COMO ZONAS SEPARADAS DE ALMACENAMIENTO, QUE PUEDEN SER UTILIZADAS DISCRECIONALMENTE MIENTRAS EN LA OTRA ZONA PUEDEN SER SOMETIDAS A UN PROGRAMA DE PRUEBA. DE AQUI RESULTA QUE EN AMBOS CAMPOS DE ALMACENAMIENTO PUEDEN APARECER DATOS DE PROCESO DE FORMA INTERRUMPIDA EN OPERACIONES DE ESCRITURA. LAS OPERACIONES DE LECTURA SE OBTIENEN SOLO DE LAS ZONAS DE ALMACENAMIENTO DE TRABAJO DE LOS ESPACIOS EN SERVICIO Y CIERTAMENTE DURANTE EL PROCESO DE TRABAJO DEL ALMACEN DE DATOS Y CUANDO HAN SIDO TOMADOS CON LA AYUDA DE LA CPU (1) A TRAVES DE LA ELECCION Y LA ESCRITURA DE NUEVO DE LOS VOLUMENES DE TRABAJO COMPLETOS.

Tipo: Resumen de patente/invención.

Solicitante: SCHEIDT & BACHMANN GMBH.

Nacionalidad solicitante: Alemania.

Dirección: BREITE STRASSE 132,D-41238 MONCHENGLADBACH.

Inventor/es: EHL, ROLF JOSEF, SCHURMANS, PETER, DIPL.-ING.

Fecha de Publicación: .

Fecha Concesión Europea: 20 de Septiembre de 1995.

Clasificación Internacional de Patentes:

  • G06F11/20 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › utilizando un enmascaramiento activo del defecto, p. ej. desconectando los elementos debilitados o insertando los elementos de recambio.
  • G06F12/06 G06F […] › G06F 12/00 Acceso, direccionamiento o asignación en sistemas o arquitecturas de memoria (entrada digital a partir de, o salida digital hacia soportes de registro, p. ej. hacia unidades de almacenamiento de disco G06F 3/06). › Direccionamiento de un bloque físico de posiciones, p. ej. por dirección de base, direccionamiento de módulos, extensión del espacio de direcciones, dedicación de memoria (G06F 12/08 tiene prioridad).

Patentes similares o relacionadas:

Método y aparato para un acceso a memoria basado en hilos en un procesador multihilo, del 11 de Septiembre de 2019, de QUALCOMM INCORPORATED: Método para acceder a una memoria por un procesador multihilo , comprendiendo el método: determinar un identificador de hilo asociado a un […]

Aparato de acceso a datos que usa un dispositivo de memoria, del 31 de Julio de 2019, de LSIS Co., Ltd: Un aparato de acceso a datos que utiliza un dispositivo de memoria para mapear direcciones, que comprende: un dispositivo de memoria de 8 bits que tiene una […]

Uso de compresión de memoria para reducir la carga de compromiso de memoria, del 6 de Mayo de 2019, de Microsoft Technology Licensing, LLC: Un método de reducir una cantidad de compromiso de memoria para un programa en un dispositivo de cálculo , comprendiendo el método: determinar […]

Dispositivo de memoria híbrida con una única interfaz, del 23 de Enero de 2019, de Microsoft Technology Licensing, LLC: Un procedimiento que comprende: recibir, en un controlador , órdenes, direcciones y datos en un dispositivo de memoria mediante una interfaz definida asociada […]

Controlador de acceso a memoria, sistemas y procedimientos para optimizar los tiempos de acceso a memoria, del 9 de Enero de 2019, de QUALCOMM INCORPORATED: Un controlador de memoria , que comprende: un controlador configurado para acceder al menos a una ubicación de memoria correspondiente […]

Método y aparato de extensión de particiones, del 20 de Diciembre de 2017, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de extensión de particiones, que comprende: adquirir un valor medio de cantidades de particiones en todos los nodos […]

Procedimiento y dispositivo de instalación de una aplicación MIFARE en una memoria MIFARE, del 20 de Diciembre de 2017, de IDEMIA France: Procedimiento de instalación de la aplicación MIFARE en una memoria MIFARE , estando la aplicación MIFARE de acuerdo con la norma ISO 14443A y memorizada en un […]

Procesador digital de señales y método para direccionar una memoria en un procesador digital de señales, del 18 de Octubre de 2017, de MediaTek Sweden AB: Un procesador digital de señales que comprende al menos una unidad funcional, que puede ser una unidad de ejecución de vectores , o un acelerador, […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .