CIRCUITO INTEGRADO.

Un circuito divisor de frecuencia, que comprende: un primer terminal de entrada para recibir una primera señal periódica;

un segundo terminal de entrada para recibir una segunda señal periódica que está en contrafase con la primera señal periódica; un número par de etapas amplificadoras (10) conectadas en serie con una salida de la última etapa amplificadora (10b) estando conectada a una entrada de la primera etapa amplificadora (10a), en las que cada etapa amplificadora (10) comprende: (i) un par de inversores con inter-acoplamiento (1, 3); y (ii) un par de circuitos de tipo NAND (5, 7) conectados entre un nodo de entrada / salida asociado de los inversores con inter-acoplamiento y un terminal de referencia, comprendiendo cada uno de los circuitos de tipo NAND (5, 7) una conexión en serie de un primer FET de canal n (N5, N6), cuya puerta forma un terminal de entrada de la etapa amplificadora (10) y un segundo FET de canal n (N3, N4) cuya puerta está conectada al mencionado primer terminal de entrada en cada etapa amplificadora impar y cuya puerta está conectada a dicho segundo terminal de entrada en cada etapa amplificadora par; y en el que los nodos de entrada / salida de los inversores con inter- acoplamiento forman los terminales de salida de cada etapa amplificadora.

Tipo: Resumen de patente/invención.

Solicitante: CAMBRIDGE SILICON RADIO LIMITED.

Nacionalidad solicitante: Reino Unido.

Dirección: UNIT 300, THE SCIENCE PARK, MILTON ROAD,CAMBRIDGE CB4 0XL.

Inventor/es: COLLIER, JAMES, DIGBY, YARLET, SABBERTON, IAN, MICHAEL.

Fecha de Publicación: .

Fecha Solicitud PCT: 2 de Octubre de 1998.

Fecha Concesión Europea: 1 de Octubre de 2003.

Clasificación Internacional de Patentes:

  • H03K23/54 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03K TECNICA DE IMPULSO (medida de las características de los impulsos G01R; modulación de oscilaciones sinusoidales por impulsos H03C; transmisión de información digital, H04L; circuitos discriminadores de detección de diferencia de fase entre dos señales de conteo o integración de ciclos de oscilación H03D 3/04; control automático, arranque, sincronización o estabilización de generadores de oscilaciones o de impulsos electrónicos donde el tipo de generador es irrelevante o esta sin especificar H03L; codificación, decodificación o conversión de código, en general H03M). › H03K 23/00 Contadores de impulsos que comprenden cadenas de cómputo; Divisores de frecuencia que comprenden cadenas de cómputo (H03K 29/00 tiene prioridad). › Contadores anulares, es decir, contadores con registro de desplazamiento con retroacción (H03K 23/52 tiene prioridad).

Países PCT: Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Italia, Liechtensein, Suecia, Oficina Europea de Patentes.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .