CIRCUITO INTEGRADO CON COMPONENTES SINCRONOS Y ASINCRONOS DUPLICADOS.

Circuito integrado (ICT) con al menos dos componentes principales (HK1,

HK2) del mismo tipo, que pueden ser accionados en tipo de funcionamiento síncrono sobre la base de un pulso de reloj (clk) de un sistema de pulso de reloj principal (HCS), así como con una instalación de comparación (VGL), a la que son alimentadas las señales de salidas (ou1, ou2) correspondientes entre sí de los componentes principales para la comparación mutua y que presenta una salida de comparador (vgs) para la emisión de una señal de error en el caso de una coincidencia insuficiente entre estas señales, caracterizado por al menos una instalación de sincronización (SYN, ESY) activada por el pulso de reloj (clk) del sistema principal de pulsos de reloj para la sincronización de señales asíncronas sobre este pulso de reloj (clk), a la que son alimentadas a través de al menos una entrada de señales de entrada asíncronas (nsi, ain) y que presenta al menos una salida de señales (sso) para señales sincronizadas, obtenidas a partir de las señales de entrada asíncrona, que está conectada con entradas (ei1, ei2, iy1, iy2) de los componentes principales (KH1, KH2), donde las entradas del mismo tipo de todos los componentes principales están alimentadas, respectivamente, por la misma salida de señales.

Tipo: Resumen de patente/invención.

Solicitante: SIEMENS AG.

Nacionalidad solicitante: Alemania.

Dirección: WITTELSBACHERPLATZ 2,80333 MUNCHEN.

Inventor/es: GHAMESHLU, MAJID, KRAUSE, KARLHEINZ.

Fecha de Publicación: .

Fecha Solicitud PCT: 17 de Octubre de 2000.

Fecha Concesión Europea: 20 de Agosto de 2003.

Clasificación Internacional de Patentes:

  • G06F11/16 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 11/00 Detección de errores; Corrección de errores; Monitorización (detección, corrección o monitorización de errores en el almacenamiento de información basado en el movimiento relativo entre el soporte de registro y el transductor G11B 20/18; monitorización, es decir, supervisión del progreso del registro o reproducción G11B 27/36; en memorias estáticas G11C 29/00). › Detección o corrección de errores en un dato por redundancia en el hardware.

Países PCT: Austria, Bélgica, Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Grecia, Italia, Liechtensein, Luxemburgo, Países Bajos, Suecia, Mónaco, Portugal, Irlanda, Finlandia, Chipre, Oficina Europea de Patentes.

CIRCUITO INTEGRADO CON COMPONENTES SINCRONOS Y ASINCRONOS DUPLICADOS.

Patentes similares o relacionadas:

Imagen de 'Transmisión de datos entre unidades computacionales mediante…'Transmisión de datos entre unidades computacionales mediante tecnología de señales seguras, del 27 de Mayo de 2020, de Siemens Mobility GmbH: Módulo de entrada y salida para enviar y recibir datos a través de una línea de datos , caracterizado por las siguientes características: - una máquina […]

Procedimiento de parada de emergencia y sistema de seguridad asociado, del 20 de Mayo de 2020, de CLEARSY: Procedimiento de parada de emergencia de un elemento de seguridad de un conjunto de seguridad , comprendiendo el conjunto de seguridad […]

Actualización de software de componentes no críticos en sistemas distribuidos críticos para la seguridad dual, del 13 de Mayo de 2020, de Siemens Mobility GmbH: Procedimiento para el funcionamiento de un sistema crítico para la seguridad con al menos un primer dispositivo de datos con un software aprobado y relevante […]

Sistemas críticos de seguridad ferroviaria con redundancia de tareas y capacidad de comunicaciones asimétricas, del 22 de Enero de 2020, de Siemens Mobility, Inc: Sistema de control para un sistema de aplicación crítico de seguridad ferroviaria, que comprende: al menos un controlador, que comprende un procesador […]

Circuito integrado digital protegido contra errores transitorios, del 9 de Octubre de 2019, de THALES: Circuito integrado digital que comprende un conjunto lógico que comprende un bloque lógico funcional, una unidad lógica de detección […]

Circuito de generación de reloj y procedimiento de generación de la señal de reloj, del 12 de Junio de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un circuito de generación de reloj , que comprende una primera fuente de reloj , una segunda fuente de reloj y un circuito de puerta lógica , […]

Sistema informático de seguridad de tipo relevante, del 7 de Mayo de 2019, de Siemens Mobility GmbH: Sistema informático de seguridad de tipo relevante, particularmente un sistema de seguridad ferroviario, con al menos dos canales hardware (A; B), en donde los […]

Método, ordenador y aparato para migrar datos de memoria, del 6 de Marzo de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un ordenador, que comprende: un procesador ; un sistema básico de entrada/salida ; una memoria principal , configurada para cargar […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .