Aparato y método de procesamiento de datos.

Un aparato de procesamiento de datos que puede hacerse funcionar para correlacionar símbolos de datosrecibidos a partir de un número predeterminado de señales de subportadora de símbolos multiplexados por divisiónde frecuencia ortogonal (OFDM) para formar un flujo de datos de salida,

determinándose el número predeterminadode señales de subportadora según un modo de una pluralidad de modos de funcionamiento y dividiéndose lossímbolos de datos en primeros conjuntos de símbolos de datos y segundos conjuntos de símbolos de datos,comprendiendo el aparato de procesamiento de datos un entrelazador (314) que puede hacerse funcionar parallevar a cabo un proceso de entrelazado impar que entrelaza los primeros conjuntos de símbolos de datos de lasseñales de subportadora de primeros símbolos OFDM para formar un flujo de datos de salida y un proceso deentrelazado par que entrelaza los segundos conjuntos de símbolos de datos de las señales de subportadora desegundos símbolos OFDM para formar el flujo de datos de salida, incluyendo el proceso de entrelazado impar:escribir los primeros conjuntos de símbolos de datos recuperados a partir de la señales de subportadora de losprimeros símbolos OFDM en una memoria de entrelazador (540) según un orden definido por un código depermutación, y

leer los primeros conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden secuencialpara formar el flujo de datos de salida;

incluyendo el proceso de entrelazado par:

escribir los segundos conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de lossegundos símbolos OFDM en la memoria de entrelazador (540) según un orden secuencial, y

leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden definido porel código de permutación para formar el flujo de datos de salida;

de manera que mientras símbolos de datos del primer conjunto están leyéndose desde posiciones de la memoria deentrelazador (540), símbolos de datos del segundo conjunto pueden escribirse en las posiciones que acaban deleerse, y cuando símbolos de datos del segundo conjunto están leyéndose desde las posiciones de la memoria deentrelazador (540), los símbolos de datos de un primer conjunto subsiguiente pueden escribirse en las posicionesque acaban de leerse,

en el que, cuando el modo de funcionamiento es un modo que incluye la mitad o menos de la mitad de un númerode señales de subportadora que el número total de subportadoras en los símbolos OFDM para transportar lossímbolos de datos que pueden almacenarse en la memoria de entrelazador (540), el aparato de procesamiento dedatos puede hacerse funcionar para entrelazar los símbolos de datos de los primeros y de los segundos conjuntossolamente según el proceso de entrelazado impar.

Tipo: Patente Europea. Resumen de patente/invención. Número de Solicitud: E08253337.

Solicitante: SONY CORPORATION.

Nacionalidad solicitante: Japón.

Dirección: 1-7-1 KONAN MINATO-KU TOKYO 108-0075 JAPON.

Inventor/es: TAYLOR,MATTHEW PAUL ATHOL, WILSON,JOHN NICHOLAS, ATUNGSIRI,SAMUEL ASANBENG.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • H03M13/27 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C). › H03M 13/00 Codificación, decodificación o conversión de código para detectar o corregir errores; Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C). › usando técnicas de entrelazado.
  • H04L1/00 H […] › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04L TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION TELEGRAFICA (disposiciones comunes a las comunicaciones telegráficas y telefónicas H04M). › Disposiciones para detectar o evitar errores en la información recibida.
  • H04L27/26 H04L […] › H04L 27/00 Sistemas de portadora modulada. › Sistemas utilizando códigos de frecuencias múltiples (H04L 27/32 tiene prioridad).
  • H04L5/00 H04L […] › Disposiciones destinadas a permitir la utilización múltiple de la vía de transmisión.

PDF original: ES-2427220_T3.pdf

 


Fragmento de la descripción:

Aparato y método de procesamiento de datos

Campo de la invención La presente invención se refiere a un aparato de procesamiento de datos que puede hacerse funcionar para correlacionar símbolos de datos recibidos a partir de un número predeterminado de señales de subportadora de símbolos multiplexados por división de frecuencia ortogonal (OFDM) para formar un flujo de símbolos de salida.

Las realizaciones de la presente invención pueden proporcionar un receptor OFDM.

Antecedentes de la invención La norma de difusión de vídeo digital terrestre (DVB-T) utiliza multiplexación por división de frecuencia ortogonal (OFDM) para comunicar a receptores datos que representan imágenes de vídeo y sonido a través de una señal de comunicación de radiodifusión. Se conocen dos modos de la norma DVB-T, los cuales son conocidos como el modo de 2k y el modo de 8k. El modo de 2k proporciona 2048 subportadoras, mientras que el modo de 8k proporciona 8192 subportadoras. Asimismo, para la norma de difusión de vídeo digital en terminales portátiles (DVB-H) se ha proporcionado el modo de 4k, en el que el número de subportadoras es de 4096.

Con el fin de mejorar la integridad de los datos comunicados utilizando DVB-T o DVB-H, se proporciona un entrelazador de símbolos para entrelazar símbolos de datos de entrada a medida que estos símbolos se correlacionan con las señales de subportadora de un símbolo OFDM. Tal entrelazador de símbolos comprende una 25 memoria de entrelazador en combinación con un generador de direcciones. El generador de direcciones genera una dirección para cada uno de los símbolos de entrada, indicando cada dirección una de las señales de subportadora del símbolo OFDM con la que va a correlacionarse el símbolo de datos. Para el modo de 2k y el modo de 8k se ha desvelado una disposición en la norma DVB-T para generar las direcciones para la correlación. Asimismo, para el modo de 4k de la norma DVB-H, se ha proporcionado una disposición para generar direcciones para la correlación y un generador de direcciones para implementar esta correlación se desvela en la solicitud de patente europea 04251667.4. El generador de direcciones comprende un registro de desplazamiento de retroalimentación lineal que puede hacerse funcionar para generar una secuencia de bits seudoaleatoria y un circuito de permutación. El circuito de permutación permuta el orden del contenido del registro de desplazamiento de retroalimentación lineal para generar una dirección. La dirección proporciona una indicación de la posición de memoria en la que un símbolo de datos recibido desde una de las subportadoras OFDM debe almacenarse en la memoria de entrelazador para correlacionar los símbolos recibidos a partir de las señales de subportadora del símbolo OFDM para formar un flujo de datos de salida. Según un desarrollo adicional de la norma de difusión de vídeo digital terrestre, conocida como la DVB-T2, se ha propuesto que deben proporcionarse modos adicionales para la comunicación de datos. Por lo tanto, hay un problema técnico a la hora de ofrecer una implementación eficaz de un entrelazador para cada modo, el cual deberá proporcionar un buen rendimiento reduciendo al mismo tiempo el coste de implementación.

En un artículo titulado “A Novel, High Speed, Reconfigurable De Mapper -Symbol De-interleaver Architecture for DVB-T”, de Howarth L y otros, se desvela un transmisor adecuado para DVB-T que está dispuesto para correlacionar palabras de bits de datos procedentes de una fuente de entrada con símbolos de modulación y para 45 entrelazar los símbolos de modulación con las subportadoras de los símbolos OFDM. El entrelazador incluye una memoria de entrelazador para escribir los símbolos de modulación del flujo de entrada de fuente en la memoria de entrelazador antes de correlacionar los símbolos de modulación de la memoria de entrelazador con las subportadoras de los símbolos OFDM. También se desvela un receptor que incluye un desentrelazador de símbolos para correlacionar los símbolos de modulación recibidos a partir de los símbolos OFDM para formar un flujo de símbolos de salida escribiendo y leyendo los símbolos de modulación en una memoria de entrelazador.

Sumario de la invención Según un aspecto de la presente invención, se proporciona un aparato de procesamiento de datos que puede 55 hacerse funcionar para correlacionar símbolos de datos recibidos a partir de un número predeterminado de señales de subportadora de símbolos OFDM multiplexados por división de frecuencia ortogonal para formar un flujo de datos de salida, determinándose el número predeterminado de señales de subportadora según un modo de una pluralidad de modos de funcionamiento y dividiéndose los símbolos de datos en primeros conjuntos de símbolos de datos y segundos conjuntos de símbolos de datos. El aparato de procesamiento de datos comprende un entrelazador que puede hacerse funcionar para llevar a cabo un proceso de entrelazado impar que entrelaza los primeros conjuntos de símbolos de datos de las señales de subportadora de primeros símbolos OFDM para formar un flujo de datos de salida y un proceso de entrelazado par que entrelaza los segundos conjuntos de símbolos de datos de las señales de subportadora de segundos símbolos OFDM para formar el flujo de datos de salida. El proceso de entrelazado impar incluye escribir los primeros conjuntos de símbolos de datos recuperados a partir de las señales de 65 subportadora de los primeros símbolos OFDM en una memoria de entrelazador según un orden definido por un código de permutación, y leer los primeros conjuntos de símbolos de datos de la memoria de entrelazador según un orden secuencial para formar el flujo de datos de salida. El proceso de entrelazado par incluye escribir los segundos conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de los segundos símbolos OFDM en la memoria de entrelazador según un orden secuencial, y leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador según un orden definido por el código de permutación para formar el flujo de 5 datos de salida, de manera que mientras los símbolos de datos del primer conjunto están leyéndose desde posiciones de la memoria de entrelazador, los símbolos de datos del segundo conjunto pueden escribirse en las posiciones que acaban de leerse, y cuando los símbolos de datos del segundo conjunto están leyéndose de las posiciones de la memoria de entrelazador, los símbolos de datos de un primer conjunto subsiguiente pueden escribirse en las posiciones que acaban de leerse. Cuando el modo de modulación es un modo que incluye la mitad

o menos de la mitad de un número de señales de subportadora que el número total de subportadoras en los símbolos OFDM para transportar los símbolos de datos que pueden almacenarse en la memoria de entrelazador, el aparato de procesamiento de datos puede hacerse funcionar para entrelazar los símbolos de datos de los primeros y de los segundos conjuntos según el proceso de entrelazado impar.

Los primeros símbolos OFDM pueden ser símbolos OFDM impares, y los segundos símbolos OFDM pueden ser símbolos OFDM pares.

En algunos transmisores y receptores OFDM convencionales, que funcionan según los modos de 2k y de 8k para DVB-T y en el modo de 4k para DVB-H, se utilizan dos procesos de entrelazado de símbolos en el transmisor y el 20 receptor; uno para los símbolos OFDM pares y otro para los símbolos OFDM impares. Sin embargo, el análisis ha demostrado que los esquemas de entrelazado diseñados para los entrelazadores de símbolos de 2k y de 8k para DVB-T y el entrelazador de símbolos de 4k para DVB-H funcionan mejor para símbolos impares que para símbolos pares. Las realizaciones de la presente invención están dispuestas de manera que sólo se utilice el proceso de entrelazado de símbolos impares a no ser que el transmisor/receptor esté en el modo con el máximo número de 25 subportadoras. Por lo tanto, cuando el número de símbolos de datos que pueden transportarse por las subportadoras de un símbolo OFDM en un modo la pluralidad de modos de funcionamiento es inferior o igual a la mitad del número de símbolos de datos que pueden transportarse en un modo de funcionamiento que proporciona el mayor número de señales de suportadora de datos por símbolo OFDM, entonces un entrelazador del transmisor y del receptor de los símbolos OFDM está dispuesto para entrelazar los símbolos de datos de los primeros y de los 30 segundos conjuntos utilizando el proceso de entrelazado impar. Puesto que el entrelazador está entrelazando los símbolos de datos de los primeros y de los segundos conjuntos de símbolos de datos con los símbolos OFDM utilizando el proceso de entrelazado impar,... [Seguir leyendo]

 


Reivindicaciones:

1. Un aparato de procesamiento de datos que puede hacerse funcionar para correlacionar símbolos de datos recibidos a partir de un número predeterminado de señales de subportadora de símbolos multiplexados por división de frecuencia ortogonal (OFDM) para formar un flujo de datos de salida, determinándose el número predeterminado de señales de subportadora según un modo de una pluralidad de modos de funcionamiento y dividiéndose los símbolos de datos en primeros conjuntos de símbolos de datos y segundos conjuntos de símbolos de datos, comprendiendo el aparato de procesamiento de datos un entrelazador (314) que puede hacerse funcionar para llevar a cabo un proceso de entrelazado impar que entrelaza los primeros conjuntos de símbolos de datos de las señales de subportadora de primeros símbolos OFDM para formar un flujo de datos de salida y un proceso de entrelazado par que entrelaza los segundos conjuntos de símbolos de datos de las señales de subportadora de segundos símbolos OFDM para formar el flujo de datos de salida, incluyendo el proceso de entrelazado impar:

escribir los primeros conjuntos de símbolos de datos recuperados a partir de la señales de subportadora de los primeros símbolos OFDM en una memoria de entrelazador (540) según un orden definido por un código de permutación, y

leer los primeros conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden secuencial para formar el flujo de datos de salida;

incluyendo el proceso de entrelazado par:

escribir los segundos conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de los segundos símbolos OFDM en la memoria de entrelazador (540) según un orden secuencial, y

leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden definido por el código de permutación para formar el flujo de datos de salida;

de manera que mientras símbolos de datos del primer conjunto están leyéndose desde posiciones de la memoria de entrelazador (540) , símbolos de datos del segundo conjunto pueden escribirse en las posiciones que acaban de leerse, y cuando símbolos de datos del segundo conjunto están leyéndose desde las posiciones de la memoria de entrelazador (540) , los símbolos de datos de un primer conjunto subsiguiente pueden escribirse en las posiciones que acaban de leerse,

en el que, cuando el modo de funcionamiento es un modo que incluye la mitad o menos de la mitad de un número de señales de subportadora que el número total de subportadoras en los símbolos OFDM para transportar los símbolos de datos que pueden almacenarse en la memoria de entrelazador (540) , el aparato de procesamiento de datos puede hacerse funcionar para entrelazar los símbolos de datos de los primeros y de los segundos conjuntos solamente según el proceso de entrelazado impar.

2. Un aparato de procesamiento de datos según la reivindicación 1, en el que el entrelazador (314) incluye un controlador (544, 546) , un generador de direcciones y la memoria de entrelazador (540) , pudiendo hacerse funcionar el controlador (544, 546) para controlar el generador de direcciones (542) para generar direcciones, durante el proceso de entrelazado impar para escribir los primeros conjuntos de símbolos de datos de las señales de 45 subportadora de los primeros símbolos OFDM en la memoria de entrelazador (540) según un orden definido por el código de permutación, y durante el proceso de entrelazado par para leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden definido por el código de permutación para formar el flujo de datos de salida.

3. Un aparato de procesamiento de datos según la reivindicación 1 ó 2, en el que el generador de direcciones (542) incluye:

un registro de desplazamiento de retroalimentación lineal (200) que incluye un número predeterminado de etapas de registro y que puede hacerse funcionar para generar una secuencia de bits seudoaleatoria según un polinomio 55 generador,

un circuito de permutación (216) que puede hacerse funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro según el código de permutación para formar las direcciones de una de las portadoras OFDM, y

una unidad de control (224) que puede hacerse funcionar en combinación con un circuito de comprobación de direcciones (216) para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, fijándose la dirección válida máxima predeterminada según el modo de funcionamiento.

4. Un aparato de procesamiento de datos según la reivindicación 1, 2 ó 3, en el que el tamaño mínimo de la memoria de entrelazador (540) puede proporcionarse según el número máximo de símbolos de datos de entrada que pueden transportarse en las subportadoras de los símbolos OFDM que están disponibles para transportar los símbolos de datos de entrada en cualquiera de los modos de funcionamiento.

5. Un aparato de procesamiento de datos según cualquiera de las reivindicaciones 1 a 4, que cuando funciona en el 5 modo de funcionamiento que proporciona el número máximo de subportadoras por símbolo OFDM, el entrelazador

(314) puede hacerse funcionar para utilizar la memoria de entrelazador (540) disponible según el proceso de entrelazado impar y el proceso de entrelazado par para llevar a cabo la lectura de símbolos de datos desde posiciones de la memoria de entrelazador (540) y para escribir símbolos de datos en las posiciones que acaban de leerse, y cuando funciona en cualquier otro modo en el que el número de subportadoras es la mitad o menos de la mitad del número de subportadoras para transportar los símbolos de datos por símbolo OFDM, el entrelazador (314) puede hacerse funcionar en el proceso de entrelazado impar para leer los primeros conjuntos de símbolos de datos desde primeras posiciones de la memoria de entrelazador (540) y para escribir los segundos conjuntos de símbolos de datos en la memoria de entrelazador (540) en segundas posiciones, siendo diferentes las segundas posiciones de las primeras posiciones.

6. Un aparato de procesamiento de datos según la reivindicación 5, en el que el modo de funcionamiento que proporciona el número máximo de subportadoras por símbolo OFDM es un modo de 32K.

7. Un aparato de procesamiento de datos según la reivindicación 6, en el que los otros modos incluyen uno o más de entre modos de 2K, 4K, 8K y 16K.

8. Un aparato de procesamiento de datos según cualquier reivindicación anterior, en el que el aparato de procesamiento de datos puede hacerse funcionar para cambiar el código de permutación que se utiliza para formar las direcciones de un símbolo OFDM a otro.

9. Un método de correlación de símbolos de datos recibidos a partir de un número predeterminado de señales de subportadora de símbolos multiplexados por división de frecuencia ortogonal (OFDM) para formar un flujo de datos de salida, determinándose el número predeterminado de señales de subportadora según un modo de una pluralidad de modos de funcionamiento y comprendiendo los símbolos de datos primeros conjuntos de símbolos de datos y segundos conjuntos de símbolos de datos, comprendiendo el método entrelazar, según un proceso de entrelazado impar que entrelaza los primeros conjuntos de símbolos de datos de las señales de subportadora de primeros símbolos OFDM para formar el flujo de datos de salida y según un proceso de entrelazado par que entrelaza los segundos conjuntos de símbolos de datos de las señales de subportadora de segundos símbolos OFDM para formar el flujo de datos de salida, incluyendo el proceso de entrelazado impar:

escribir los primeros conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de los primeros símbolos OFDM en una memoria de entrelazador según un orden definido por un código de permutación, y

leer los primeros conjuntos de símbolos de datos de la memoria de entrelazador según un orden secuencial para formar el flujo de datos de salida;

incluyendo el proceso de entrelazado par:

escribir los segundos conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de los 45 segundos símbolos OFDM en la memoria de entrelazador (540) según un orden secuencial, y

leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden definido por el código de permutación para formar el flujo de datos de salida;

de manera que mientras símbolos de datos del primer conjunto están leyéndose desde posiciones de la memoria de entrelazador (540) , símbolos de datos del segundo conjunto pueden escribirse en las posiciones que acaban de leerse, y cuando símbolos de datos del segundo conjunto están leyéndose desde las posiciones de la memoria de entrelazador (540) , los símbolos de datos de un primer conjunto subsiguiente pueden escribirse en las posiciones que acaban de leerse,

en el que, cuando el modo de funcionamiento es un modo que incluye la mitad o menos de la mitad de un número de señales de subportadora de un número total de subportadoras en los símbolos OFDM para transportar los símbolos de datos que pueden almacenarse en la memoria de entrelazador (540) , el entrelazado comprende entrelazar los símbolos de datos de los primeros y de los segundos conjuntos solamente según el proceso de entrelazado impar.

10. Un método según la reivindicación 9, en el que el entrelazado incluye:

generar direcciones utilizando un generador de direcciones (542) durante el proceso de entrelazado impar para 65 escribir los primeros o los primeros y segundos conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de los primeros símbolos OFDM en la memoria de entrelazador (540) según un orden definido por

el código de permutación, y

utilizar las direcciones generadas (542) durante el proceso de entrelazado par para leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador (540) según un orden definido por el código de permutación para 5 formar el flujo de datos de salida.

11. Un método según la reivindicación 9 ó 10, en el que generar las direcciones utilizando el generador de direcciones (542) incluye:

generar una secuencia de bits seudoaleatoria utilizando un registro de desplazamiento de retroalimentación lineal

(200) que incluye un número predeterminado de etapas de registro y un polinomio generador,

permutar los bits presentes en las etapas de registro según el código de permutación para formar las direcciones de una de las subportadoras OFDM, y

volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, fijándose la dirección válida máxima predeterminada según el modo de funcionamiento.

12. Un método según la reivindicación 9, 10 u 11, en el que el tamaño mínimo de la memoria de entrelazador (540) puede proporcionarse según el número máximo de símbolos de datos de entrada que pueden transportarse en las subportadoras de los símbolos OFDM que están disponibles para transportar los símbolos de datos de entrada en cualquiera de los modos de funcionamiento.

13. Un método según cualquiera de las reivindicaciones 9 a 12, en el que el entrelazado incluye:

cuando funciona en el modo de funcionamiento que proporciona el número máximo de subportadoras por símbolo OFDM, utilizar la memoria de entrelazador (540) disponible según el proceso de entrelazado impar y el proceso de entrelazado par para llevar a cabo la lectura de símbolos de datos desde posiciones de la memoria de entrelazador

(540) y para escribir símbolos de datos en la memoria de entrelazador (540) en las posiciones que acaban de leerse, y

cuando funciona en cualquier otro modo en el que el número de subportadoras es la mitad o menos de la mitad del número de subportadoras para transportar los símbolos de datos por símbolo OFDM, entrelazar según el proceso de entrelazado impar para leer los primeros conjuntos de símbolos de datos desde primeras posiciones de la memoria 35 de entrelazador (540) y para escribir los segundos conjuntos de símbolos de datos en la memoria de entrelazador

(540) en segundas posiciones, siendo diferentes las segundas posiciones de las primeras posiciones.

14. Un método según la reivindicación 13, en el que el modo de funcionamiento que proporciona el número máximo de subportadoras por símbolo OFDM es un modo de 32K.

15. Un método según la reivindicación 14, en el que los otros modos incluyen uno o más de entre modos de 2K, 4K, 8K y 16K.

16. Un método según cualquiera de las reivindicaciones 9 a 15, que comprende cambiar el código de permutación 45 para formar las direcciones de un símbolo OFDM a otro.

17. Un receptor para recibir datos utilizando multiplexación por división de frecuencia ortogonal (OFDM) , incluyendo el receptor un aparato de procesamiento de datos según cualquiera de las reivindicaciones 1 a 8.

18. Un receptor según la reivindicación 17, en el que el receptor puede hacerse funcionar para recibir datos según una norma de difusión de vídeo digital tal como la norma de difusión de vídeo digital terrestre, la norma de difusión de vídeo digital en terminales portátiles o la norma de difusión de vídeo digital terrestre 2.

19. Un método de recepción de datos a partir de símbolos modulados de multiplexación por división de frecuencia 55 ortogonal (OFDM) , incluyendo el método:

recibir un número predeterminado de símbolos de datos a partir de un número predeterminado de señales de subportadora de cada uno de los símbolos OFDM para formar un flujo de datos de salida, determinándose el número predeterminado de señales de subportadora según un modo de una pluralidad de modos de funcionamiento y comprendiendo los símbolos de datos primeros conjuntos de símbolos de datos y segundos conjuntos de símbolos de datos, y

correlacionar los símbolos de datos para formar el flujo de datos de salida conforme al método según cualquiera de las reivindicaciones 9 a 16.

20. Un método de recepción según la reivindicación 19, en el que la recepción del número predeterminado de símbolos de datos del símbolo OFDM puede llevarse a cabo para recibir datos según una norma de difusión de vídeo digital tal como la norma de difusión de vídeo digital terrestre, la norma de difusión de vídeo digital en terminales portátiles o la norma de difusión de vídeo digital terrestre 2.


 

Patentes similares o relacionadas:

Aparato de comunicación inalámbrica y procedimiento de generación de señales de referencia, del 29 de Julio de 2020, de Sun Patent Trust: Un aparato de comunicación para una estación base que comprende: un transmisor, el cual, en operación, transmite, a un terminal, información […]

Procedimiento y aparato para inserción de índice de bloque de código en un sistema celular de comunicación inalámbrica, del 29 de Julio de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento de un terminal en un sistema de comunicación inalámbrica, comprendiendo el procedimiento: recibir, de una estación base, un bloque de información maestra, […]

Repetición de transmisiones de señales en sistemas de comunicación, del 15 de Julio de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento para que un equipo de usuario, UE, transmita una señal de acuse de recibo en un sistema de comunicación, comprendiendo el procedimiento: transmitir la señal […]

Método y dispositivo de codificación, del 15 de Julio de 2020, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de codificación, que comprende: realizar (S101), mediante un extremo de transmisión basado en un polinomio de verificación de redundancia cíclica, […]

Información de control en un sistema de comunicación inalámbrica, del 15 de Julio de 2020, de QUALCOMM INCORPORATED: Un procedimiento para enviar datos de tráfico e información de control en un sistema de comunicación inalámbrica, que comprende: realizar conformación de haces […]

Detección y comprobación de error de señalización de retroalimentación en sistemas de comunicación inalámbrica de MIMO, del 15 de Julio de 2020, de INTERDIGITAL TECHNOLOGY CORPORATION: Un método implementado en una unidad de transmisión recepción inalámbrica, WTRU, caracterizado por que el método comprende: proporcionar una pluralidad […]

Método, aparato y sistema para retroalimentar la decodificación de detención temprana, del 1 de Julio de 2020, de ZTE CORPORATION: Un método para retroalimentar un resultado de decodificación de la decodificación de detención temprana, caracterizado porque comprende: en un intervalo de tiempo […]

Tramas Wi-Fi que incluyen extensiones de trama, del 1 de Julio de 2020, de QUALCOMM INCORPORATED: Un procedimiento de comunicación inalámbrica realizado por un aparato, que comprende: generar una trama para activar la transmisión […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .