CIP-2021 : H03L 7/095 : utilizando un detector de enclavamiento (H03L 7/087 tiene prioridad).

CIP-2021HH03H03LH03L 7/00H03L 7/095[4] › utilizando un detector de enclavamiento (H03L 7/087 tiene prioridad).

H ELECTRICIDAD.

H03 CIRCUITOS ELECTRONICOS BASICOS.

H03L CONTROL AUTOMATICO, ARRANQUE, SINCRONIZACION O ESTABILIZACION DE GENERADORES DE OSCILACIONES O DE IMPULSOS ELECTRONICOS (de generadores dinamoeléctricos H02P).

H03L 7/00 Control automático de frecuencia o fase; Sincronización (sintonización de circuitos resonantes en general H03J; sincronización en los sistemas de comunicación digital, ver los grupos apropiados en la clase H04).

H03L 7/095 · · · · utilizando un detector de enclavamiento (H03L 7/087 tiene prioridad).

CIP2021: Invenciones publicadas en esta sección.

Bucle cerrado de retardo analógico/digital.

(23/05/2012) Un bucle cerrado de retardo incluyendo: un circuito de retardo digital que permite que elementos de retardo digital proporcionen ajuste de fasebasto durante la inicializacion en el bucle cerrado de retardo ; un contador configurado para controlar el numero de los elementos de retardo digital habilitados; yun circuito de retardo analogico que proporciona, despues de la terminacion del ajuste de fase basto, un ajustede fase fino en el bucle cerrado de retardo , y donde el circuito de retardo analogico emplea una senal de control variable durante el ajuste de fase fino, caracterizado porque: el circuito de retardo analogico esta adaptado para recibir una senal de control fija mientras el circuito deretardo digital proporciona ajuste de fase basto; y el contador esta configurado…

CIRCUITO DE ALARMA DE ENCLAVAMIENTO PARA UN SINTETIZADOR DE FRECUENCIAS.

(01/01/2003) UNA SEÑAL (LOCK-ALARM) DE UN DETECTOR DE BLOQUEO DE UN SINTETIZADOR INDICA EN UN PRIMER ESTADO QUE UN CIRCUITO ESTA BLOQUEADO, Y EN UN SEGUNDO ESTADO QUE EL CIRCUITO ESTA DESBLOQUEADO. EL SINTETIZADOR PUEDE ACTIVARSE TEMPORALMENTE APAGANDO LA TENSION DE FUNCIONAMIENTO DE UN OSCILADOR CONTROLADO POR TENSION POR MEDIO DE UNA SEÑAL DE CONMUTACION (CNTRL). EL CIRCUITO DE ALARMA DEL SINTETIZADOR DE LA INVENCION COMPRENDE UN PRIMER DETECTOR , CUYO ESTADO DE SALIDA CAMBIA CON UN RETARDO DE TIEMPO, EN RESPUESTA AL CAMBIO DE LA SEÑAL (LOCK-ALARM) DEL DETECTOR ENVIADA AL DETECTOR, Y UN SEGUNDO DETECTOR , EL ESTADO DE CUYA SALIDA CAMBIA CON UN RETARDO DE TIEMPO EN RESPUESTA…

DISPOSITIVO DE DETECCION DE ENGANCHE DE FASE PARA UN CIRCUITO DE SINCRONIZACION (PLL) DIGITAL NUMERICA.

(01/06/1996). Solicitante/s: ALCATEL CIT. Inventor/es: LAFON, JEAN-LUC.

ESTE DISPOSITIVO DE DETECCION DE ENGANCHE DE UN BUCLE DE CIERRE DE FASE NUMERICA ES TAL QUE DICHO BUCLE DE CIERRE DE FASE QUE COMPRENDE UN DETECTOR DE DESVIO DE FASE ENTRE DICHA SEÑAL ENTRANTE Y DICHA SEÑAL SALIENTE, Y PRESENTANDO LA SEÑAL DE SALIDA DE ESTE DETECTOR DE DESVIO DE FASE TRANSICIONES DE UN PRIMER TIPO COINCIDENTE CON LAS TRANSICIONES DE UN TIPO DADO DE LA SEÑAL SALIENTE, Y TRANSICIONES DE UN SEGUNDO TIPO COINCIDENTE CON LAS TRANSICIONES DE UN TIPO DADO DE LA SEÑAL ENTRANTE, ESTE DISPOSITIVO COMPRENDE, PARA REALIZAR DICHA DETECCION DE ENGANCHE, MEDIOS DE DETECCION DE ENGANCHE QUE COMPRENDEN ELLOS MISMOS MEDIOS PARA REALIZAR UN MUESTRO DE LA SEÑAL DE SALIDA DEL DETECTOR DE FASE, POR AQUELLAS TRANSICIONES DE LA SEÑAL SALIENTE QUE SON DEL TIPO OPUESTO A DICHO TIPO DADO DE LOS MEDIOS PARA MEMORIZAR, EN NUMERO AL MENOS IGUAL A 3, Y MEDIOS DE DETECCION DEL INSTANTE EN QUE, POR PRIMERA VEZ, DOS O MENOS DE DICHAS MUESTRAS NO TIENEN EL MISMO NIVEL LOGICO.

PROCEDIMIENTO PARA OBSERVACION DE LA CAPACIDAD DE REGULACION DE UN CIRCUITO DE REGULACION DE FASES.

(16/12/1994). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: ERNST, WOLFRAM, DIPL.-ING.

EL TRANSCURSO DE TIEMPO PARA LA VALORACION DE LA CAPACIDAD DE REGULACION DE UN CIRCUITO DE REGULACION DE FASES ES HASTA AHORA DEMASIADO GRANDE, POR TANTO CADA SALTO DE FRECUENCIA GRANDE SE DEJA CERRADO EN LA ENTRADA DEL DISCRIMINADOR DE FASES. POR EL NUEVO PROCEDIMIENTO SE POSIBILITA INCLUSO EN GRANDES SALTOS DE FRECUENCIA CERRADOS, EL VALORAR EN POCO TIEMPO LA CAPACIDAD DE REGULACION DEL CIRCUITO DE REGULACION DE FASES. LA VARIACION DE LA DIFERENCIA DE FASES PROVOCADA POR UN SALTO DE FRECUENCIA SE RECONOCE MEDIANTE UNOS LIMITES GRADUADOS, DE MODO QUE INCLUSO CUANDO LA DIFERENCIA DE FASES ABSOLUTA PRODUCIDA, SOBREPASA EL VALOR DE LOS LIMITES DE ALARMA, YA NO CONDUCE AL DESPRENDIMIENTO DE UNA ALARMA SINCRONIZADA. LOS LIMITES DE ALARMA PUEDEN SITUARSE MUY ABAJO O VALORARSE LA CAPACIDAD DE REGULACION DEL CIRCUITO DE REGULACION DE FASES EN POCO TIEMPO.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .