CIP-2021 : H03L 7/093 : utilizando características de filtraje o de amplificación particulares en el bucle (H03L 7/087 - H03L 7/091 tienen prioridad).
CIP-2021 › H › H03 › H03L › H03L 7/00 › H03L 7/093[4] › utilizando características de filtraje o de amplificación particulares en el bucle (H03L 7/087 - H03L 7/091 tienen prioridad).
H ELECTRICIDAD.
H03 CIRCUITOS ELECTRONICOS BASICOS.
H03L CONTROL AUTOMATICO, ARRANQUE, SINCRONIZACION O ESTABILIZACION DE GENERADORES DE OSCILACIONES O DE IMPULSOS ELECTRONICOS (de generadores dinamoeléctricos H02P).
H03L 7/00 Control automático de frecuencia o fase; Sincronización (sintonización de circuitos resonantes en general H03J; sincronización en los sistemas de comunicación digital, ver los grupos apropiados en la clase H04).
H03L 7/093 · · · · utilizando características de filtraje o de amplificación particulares en el bucle (H03L 7/087 - H03L 7/091 tienen prioridad).
CIP2021: Invenciones publicadas en esta sección.
METODO DE SINCRONIZACION A UNA RED ELECTRICA DE TRANSPORTE O DISTRIBUCION DE CONVERTIDORES DE POTENCIA.
(16/05/2011) La invención se refiere a un método de sincronización a una red eléctrica de transporte o distribución de convertidores de potencia. Convencionalmente dicha sincronización se lleva a cabo mediante un módulo de bucle de enganche de fase , que calcula la amplitud, frecuencia y ángulo de una señal eléctrica de entrada. La invención propone alimentar el módulo de bucle de enganche de fase con una señal obtenida aplicando una transformación de un sistema trifásico en ejes estacionarios a un sistema bifásico en ejes móviles a la señal eléctrica de entrada, obteniendo una primera y segunda señal transformada, aplicar un primer filtro y un segundo filtro de promediado local a la primera y segunda señal transformada, obteniendo una primera y segunda señal filtrada, aplicar una transformada…
CONVERTIDOR DIGITAL/ANALOGICO PARA CONTROLAR UN OSCILADOR EN UN CIRCUITO BLOQUEADO EN FASE.
(01/02/2003). Solicitante/s: THOMSON CONSUMER ELECTRONICS, INC.. Inventor/es: RUMREICH, MARK, FRANCIS, ROMESBURG, ERIC, DOUGLAS.
UN CIRCUITO DE SINCRONIZACION DE FASE INCLUYE UN CONVERTIDOR DIGITO/ANALOGICO DEL TIPO MULTIPLICADOR DE VELOCIDAD DE BITS. LA PALABRA DE ENTRADA AL CONVERTIDOR (PHER) ES ACTUALIZADA AL MISMO TIEMPO QUE CADA PERIODO HORIZONTAL (H) DE UNA SEÑAL DE TELEVISION. LA INFORMACION DE FASE DE UNA SEÑAL DE SALIDA (BRM) DEL MULTIPLICADOR DE VELOCIDAD DE BITS QUE SE OBTIENE EN UN PERIODO HORIZONTAL (H) ES RETENIDA PARA AFECTAR A LA FASE EN EL PERIODO HORIZONTAL INMEDIATAMENTE SIGUIENTE.
Bucle de fase de tercer orden modificado.
(16/07/2002). Solicitante/s: LEVEL ONE COMMUNICATIONS, INC. Inventor/es: PARKER, JAMES, EVERITT, JAMES, W., NACK, DAVID, S.
Un circuito de bucle enganchado en fase , comprendiendo: (a) un comparador que genera una señal de error que representa una diferencia entre una señal de referencia de entrada y una señal duplicada de salida ; (b) un oscilador que genera la señal duplicada de salida en respuesta a una señal de control ; y (c) un filtro de bucle , conectado funcionalmente al comparador y al oscilador , que genera la señal de control basada en la señal de error de modo que las características de fase y frecuencia de la señal de referencia de entrada y de la señal duplicada de salida se enganchan juntas, el filtro de bucle incluye un primer integrador conectado operativamente a través de un detector de umbral límite a un segundo integrador , el detector de umbral límite incluye un mecanismo que suministra una carga eléctrica al segundo integrador cuando el primer integrador está próximo al límite superior o al límite inferior de un rango operativo del primer integrador.
CONTROL DE FRECUENCIA DIGITAL AUTOMATICO EN ONDAS DE SENO PURO.
(01/12/1997). Solicitante/s: MOTOROLA, INC.. Inventor/es: BORTH, DAVID EDWARD, KEPLER, JAMES FRANK MICHAEL.
DICHO CONTROL ESTA CARACTERIZADO POR LA DISCRIMINACION PARA DETECTAR DIFERENCIAS DE FRECUENCIA ENTRE UNA ONDA DE SENO PURO Y UNA FRECUENCIA DE REFERENCIA RECIBIDAS, INTEGRANDO LAS DIFERENCIAS FRECUENCIALES AL PROMEDIO DE DIFERENCIAS Y AJUSTANDO LA FRECUENCIA DE REFERENCIA PARA ELIMINAR LA DIFERENCIA DE FRECUENCIA. POR ULTIMO ESTA CARACTERIZADO POR LA NUMERACION EN CUADRATURA DE LA ONDA DE SENO PURO, MEZCLANDO DICHA ONDA CON UNA SINUOSIDAD COMPLEJA PARA TRASLADARLA A UNA BANDA BASE, FILTRANDO LA ONDA MEZCLADA PARA DETECTAR LAS DIFERENCIAS DE FRECUENCIA ENTRE LA ONDA Y LA FRECUENCIA DE REFERENCIA, INTEGRANDO LA DIFERENCIA DE FRECUENCIA AL PROMEDIO DE DIFERENCIAS, CALCULANDO LA VARIANTE PRINCIPAL ENTRE LA ONDA Y LA REFERENCIA Y POR ULTIMO AJUSTANDO LA REFERENCIA DE FRECUENCIA DE UN OSCILADOR CONTROLADO DE VOLTAJE PARA ELIMINAR LA DIFERENCIA DE FRECUENCIA.
METODO Y DISPOSICION DE CIRCUITO PARA LA MINIMIZACION DE UN COMPONENTE DE CORRIENTE ALTERNA EN LA SEÑAL DE SALIDA DEL DETECTOR DE FASE EN UN BUCLE DE FASE CERRADA.
(16/11/1996). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: TIEDTKE, JURGEN, DIPL.-ING.
LA INVENCION SE REFIERE A UN PROCEDIMIENTO Y A UN ESQUEMA DE CONEXIONES PARA MINIMIZAR LA PARTE ALTERNA DE UNA SEÑAL DE SALIDA DE UN DETECTOR DE FASES DE UN CIRCUITO REGULADOR DE FASE , EL CUAL CONSTA DE UN DETECTOR DE FASES , UN REGULADOR Y UN OSCILADOR CONTROLABLE. CONFORME A LA INVENCION, SE GENERA UNA SEÑAL DE CORRECCION (UKORR O UKORR') CORRESPONDIENTE A LA SEÑAL DE SALIDA DEL DETECTOR DE FASES (UPD) DEL CIRCUITO REGULADOR DE FASE Y/O A LA SEÑAL DE ENTRADA (U SUB 1) Y QUE ESTA RELACIONADO DE MANERA FIJA A UNA OSCILACION BASICA DEL CIRCUITO REGULADOR DE FASE RESPECTO A LA DIFERENCIA ENTRE FASES Y LA FRECUENCIA Y QUE ES SUSTRAIDO CONSTANTEMENTE DE LA SEÑAL DE SALIDA DEL DETECTOR DE FASES (UPD) Y/O DE LA SEÑAL DE ENTRADA (U SUB 1). DE ESTE MODO, LA DINAMICA Y LA RECTIFICACION DEL CIRCUITO REGULADOR DE FASE PUEDEN SER AJUSTADOS INDEPENDIENTEMENTE UNA DE LA OTRA.
SINTETIZADOR CON BUCLE DE ENGANCHE DE FASE Y ADAPTACION CONTINUA.
(16/05/1995). Solicitante/s: MOTOROLA, INC.. Inventor/es: HIETALA, ALEXANDER W., GILLIG, STEVEN F.
SE REVELA UN SINTETIZADOR ENGANCHADO EN FASE Y ADAPTACION CONTINUA EN EL QUE LOS IMPULSOS DE CORRECCION DE ERROR PROVENIENTES DE UN DETECTOR DE FASE SE SEPARAN EN ANCHOS Y ESTRECHOS. LOS IMPULSOS DE ANCHURA ANCHA SE ACOPLAN AL FILTRO DE BUCLE PARA PERMITIR UNA RAPIDA CARGA DEL FILTRO. LOS IMPULSOS ESTRECHOS SE FILTRAN MEDIANTE UN FILTRO DE BANDA ESTRECHA ANTES DE QUE SE APLIQUEN AL FILTRO DE BUCLE, PERMITIENDO DE ESTA MANERA UNA CARGA LENTA DEL FILTRO. EL FILTRO DE BANDA ESTRECHA SE DESACOPLA DE LA LINEA DE CONTROL AUNQUE CON REFERENCIA A LA DE CONTROL DE LINEA.
PROCEDIMIENTO PARA RESINCRONIZACION DE UN INTERVALO.
(01/12/1994) LA RESINCRONIZACION DE UN INTERVALO (FS) SOBRE UN INTERVALO DE REFERENCIA (FR) SE PRODUCE POR MEDIO DE UN CIRCUITO REGULADOR DE FASES, QUE POSEE UNA DETERMINADA AMPLIFICACION DE BUCLE. SI ESTA AMPLIFICACION ES GRANDE, LAS DIFERENCIAS DE FRECUENCIA ENTRE EL INTERVALO Y EL INTERVALO DE REFERENCIA NO SOBREEXCITAN AL DISCRIMINADOR DE FASES DEL CIRCUITO REGULADOR DE FASES DURANTE EL PROCESO DE ESTABILIZACION. LOS SALTOS DE FASE, SON TRANSMITIDOS CASI SIN AMORTIGUACION HACIA EL VERIFICADOR DEL INTERVALO. EL NUEVO PROCEDIMIENTO POSIBILITA REGULAR DESPACIO EL SALTO DE FASES QUE SE PRODUCE EN LA RESINCRONIZACION DE UNA CENTRAL…
PROCESO Y DISPOSITIVO PARA LA RECUPERACION DE UN IMPULSO.
(16/11/1994) EN LA PARADA DEL MODO BYTE DE UNA SEÑAL SINCRONA EN UNA JERARQUIA MULTIPLEX DIGITAL SINCRONA, APARECE UN JITTER CON SALTO DE FASE DE 8 UI QUE OFRECE DIFICULTAD DE RECUPERACION DEL IMPULSO. SE BUSCA POR TANTO UNA POSIBILIDAD DE TRANSFORMAR JITTER EN IMPULSO. ESTO SE CONSIGUE CON UN LAZO (PLL) REGULADOR DE FASE EN EL QUE UN COMPENSADOR DE SALTO DE FASE ESTA INSERTADO ENTRE LA SALIDA DE UN DISCRIMINADOR DE FASE Y LA SALIDA DE UN OSCILADOR . ESTO CONVIERTE UN VALOR (KE) DE CORRECCION DE ENTRADA EN UN VALOR (KA) DE CORRECCION DE SALIDA. SI NO SE PRODUCE UNA PARADA, EL VALOR (KE) DE CORRECCION DE ENTRADA DEJA EL COMPENSADOR DE SALTO DE FASE INALTERADO…