CIP-2021 : H03M 13/00 : Codificación, decodificación o conversión de código para detectar o corregir errores;

Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C).

CIP-2021HH03H03MH03M 13/00[m] › Codificación, decodificación o conversión de código para detectar o corregir errores; Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C).

H03M 13/01 · Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos.

H03M 13/03 · Detección de errores o corrección de errores en transmisión por redundancia en la representación de los datos, es decir, palabras de código que contienen más dígitos que las palabras origen.

H03M 13/05 · · usando códigos de bloque, es decir, un número predeterminado de bits de control junto a un número predeterminado de bits de información.

H03M 13/07 · · · Códigos aritméticos.

H03M 13/09 · · · Unicamente detección de errores, p. ej., usando códigos de control de redundancia cíclica [CRC] o un único bit de paridad.

H03M 13/11 · · · usando bits de paridad múltiple.

H03M 13/13 · · · Códigos lineales.

H03M 13/15 · · · · Códigos cíclicos, es decir, desplazamientos cíclicos de palabras de código que producen otras palabras de código, p. ej. códigos definidos por un generador polinomial, códigos de Bose-Chaudhuri- Hocquenghem [BCH] (H03M 13/17 tiene prioridad).

H03M 13/17 · · · · Corrección de errores en ráfaga, p. ej. captura de errores, códigos Fire.

H03M 13/19 · · · · Corrección de un sólo error sin usar propiedades particulares de los códigos cíclicos, p. ej. códigos Hamming, códigos Hamming extendidos o generalizados.

H03M 13/21 · · · Códigos no lineales, p. ej. conversión de palabras de datos de m bits a palabras de código de n bits [mBnB] con detección o corrección de errores.

H03M 13/23 · · usando códigos convolucionales, p. ej. códigos de memoria unidad.

H03M 13/25 · Detección de errores o corrección de errores transmitidos por codificación espacial de la señal, es decir, añadiendo redundancia en la constelación de la señal, p. ej. modulación codificada de Trellis [TCM].

H03M 13/27 · usando técnicas de entrelazado.

H03M 13/29 · combinando dos o más códigos o estructuras de códigos, p. ej. códigos de productos, códigos de producto generalizados, códigos concatenados, códigos internos y externos.

H03M 13/31 · combinando la codificación para la detección o la corrección de errores y un uso eficiente del espectro (sin detección o corrección de errores H03M 5/14).

H03M 13/33 · Sincronización basada en la codificación o la decodificación de errores.

H03M 13/35 · Protección desigual o adaptativa contra los errores, p. ej. proporcionando un nivel diferente de protección según la importancia de la información de origen o adaptando la codificación según la variación de las características del canal de transmisión.

H03M 13/37 · Métodos o técnicas de decodificación que no son específicas de un tipo particular de codificación previsto en los grupo H03M 13/03 - H03M 13/35.

H03M 13/39 · · Estimación de secuencia, es decir, usando métodos estadísticos para la reconstrucción de los códigos originales.

H03M 13/41 · · · usando el algoritmo de Viterbi o procesadores de Viterbi.

H03M 13/43 · · Decodificación por lógica mayoritaria o según el umbral.

H03M 13/45 · · Decodificación discreta, es decir, usando información de fiabilidad de los símbolos (H03M 13/41 tiene prioridad).

H03M 13/47 · Detección de errores, corrección de errores transmitidos o protección contra los errores, no previstas en los grupos H03M 13/01 - H03M 13/37.

H03M 13/49 · · Detección o corrección de errores unidireccionales.

H03M 13/51 · · Códigos de peso constante; Códigos n de m; Códigos Berger.

H03M 13/53 · · Códigos que utilizan series de números Fibonacci.

CIP2021: Invenciones publicadas en esta sección.

Procedimiento y dispositivo para la decodificación de canal controlada en la fuente con la ayuda de un filltro Kalman.

(01/04/2002) Procedimiento para el procesamiento de datos recibidos con un receptor , en el que se reciben datos transmitidos en cuadros (k) consecutivos a través de un trayecto de transmisión , donde un cuadro (k) contiene un número predeterminado de posiciones binarias (I) en el que los datos recibidos son procesados con la ayuda de un algoritmo de probabilidad máxima a posteriori que utiliza incrementos métricos o del algoritmo de probabilidad máxima, donde los incrementos métricos para al menos una posición binaria , cuyo valor y/o su valor de fiabilidad (L(uk;I)) se correlaciona de un cuadro (k) a otro cuadro (k-1), son calculados en función de un valor de fiabilidad actual (L(uk;I )) determinado…

SEÑAL DE TRANSMISION.

(01/03/2002). Solicitante/s: PHILIPS ELECTRONICS N.V.. Inventor/es: LOKHOFF, GERARDUS C.P.

LA INVENCION SE REFIERE A UNA SEÑAL DE TRANSMISION PARA TRANSMITIR UNA SEÑAL DIGITAL DE BANDA ANCHA CODIFICADA. LA SEÑAL DE TRANSMISION COMPRENDE MARCOS QUE TIENEN UNA LONGITUD DE PAQUETES DE INFORMACION B, DONDE EL NUMERO DE PAQUETES EN UN MARCO TIENE UNA RELACION CON LA FRECUENCIA DE MUESTREO F{SUB,S} DE LA SEÑAL DIGITAL DE BANDA ANCHA, LA VELOCIDAD DE LOS BITS BR DE LA SEÑAL DE TRANSMISION, EL NUMERO N DE BITS EN LOS PAQUETES DE INFORMACION Y N{SUB,S} ES EL NUMERO DE MUESTRAS DE SEÑAL DIGITAL DE BANDA ANCHA CUYA INFORMACION CORRESPONDIENTE EN LA SEÑAL DE TRANSMISION, SE INCLUYE EN UN MARCO DE LA SEÑAL DE TRANSMISION.

APARATO PARA RESOLVER AMBIGUEDADES DE FASE EN UN ENLACE DE RADIO DPSK.

(01/01/2001) LOS ESQUEMAS DE MODULACION QUE REQUIEREN UNA DESMODULACION COMPLETAMENTE COHERENTE USUALMENTE INCLUYEN ALGUNA FORMA DE TRANSMISION CONOCIDA O TRANSMISOR PILOTO PARA RESOLVER LA AMBIGUEDAD DE FASE QUE PODRIA SER INEVITABLE EN CUALQUIER FORMA DE DESMODULACION QUE SE REFIERA A TRANSMISION DE DATOS EN LA QUE SE PERMITA LA DESMODULACION. CUANDO LA TRANSMISION DE LA INFORMACION DE LA CLAVE DEL DESPLAZAMIENTO DE FASE SE UTILIZA SIN NINGUN COMPONENTE DE REFERENCIA Y SE HACE USO DE UNA DECISION DIRIGIDA A LA RECUPERACION DE LA PORTADORA PARA LA DESMODULACION ENTONCES PUEDE UTILIZARSE LA CODIFICACION DE CONTROL DE ERRORES…

PORTADOR DE GRABACION Y DISPOSITIVO PARA LA LECTURA DE DICHO PORTADOR DE GRABACION.

(01/12/2000) UN SOPORTE DE ARCHIVOS TIENE GRABADA UNA SEÑAL DE INFORMACION QUE REPRESENTA PALABRAS DE INFORMACION, PALABRAS CLAVE AÑADIDAS DE UN PRIMER TIPO Y DE UN SEGUNDO TIPO. LAS PALABRAS CLAVE AÑADIDAS DEL PRIMER TIPO TIENEN UNA RELACION PREDEFINIDA PRIMARIA CON LOS PALABRAS DE INFORMACION. LAS PALABRAS CLAVE DEL SEGUNDO TIPO TIENEN UNA RELACION SECUNDARIA PREDEFINIDA CON LAS PALABRAS DE INFORMACION Y LAS PALABRAS CLAVE DEL PRIMER TIPO. LAS PALABRAS CLAVE AÑADIDAS DEL PRIMER Y SEGUNDO TIPO HACEN POSIBLE LA CORRECCION DE ERRORES SEGUN UN ALGORITMO DETERMINADO. LA SEÑAL DE INFORMACION SE DIVIDE EN BLOQUES QUE CONTIENEN CADA UNO UNA PORCION DE CONTROL CON INFORMACION DE CONTROL Y UNA PORCION DE INFORMACION CON INFORMACION…

METODO DE CODIFICACION, CODIFICADOR Y DECODIFICADOR PARA UNA SEÑAL DIGITAL.

(16/11/2000) AL CUANTIFICAR UNA SEÑAL DIGITAL POR CADA BANDA DE FRECUENCIA MEDIANTE UNAS UNIDADES DE CUANTIFICACION Y TRANSMITIR (TRANSMITIR O REGISTRAR) TAL SEÑAL DIGITAL CUANTIFICADA, UNA SEGUNDA INFORMACION DE LA PRECISION DE LA CUANTIFICACION (Q2A A Q2D) QUE INDICA UNA DIFERENCIA ENTRE LA PRIMERA INFORMACION DE LA PRECISION DE LA CUANTIFICACION (Q1A A Q1D) QUE SIRVE DE REFERENCIA Y SE CODIFICA UNA INFORMACION SOBRE LA PRECISION DE LA CUANTIFICACION ACTUAL (QA A QD) DE UNA UNIDAD DE DETERMINACION DE LA PRECISION DE LA CUANTIFICACION CUYA CODIFICACION SE LLEVA A CABO EN UNA UNIDAD DE CODIFICACION DE LA INFORMACION DE PRECISION DE LA CUANTIFICACION PARA TRANSMITIR LA INFORMACION DE PRECISION DE LA CUANTIFICACION CODIFICADA Y ASI LLEVAR A CABO UNA CODIFICACION EFICIENTE AL TIEMPO QUE SE MANTIENE EL GRADO DE LIBERTAD EN LA FORMA DE PROPORCIONAR LA…

SISTEMA EXPANDIDO DE COMUNICACION CON PROTECCION DE ERROR.

(01/06/2000). Solicitante/s: KONINKLIJKE PHILIPS ELECTRONICS N.V.. Inventor/es: BAGGEN, CONSTANT, PAUL, MARIE, JOZEF.

UN SISTEMA A DE COMUNICACIONES DE ABONADOS EXTENDIDO UTILIZA UNA SEÑAL QUE TIENE PROTECCION DE ERROR MEDIANTE UN CODIGO DE BLOQUEO. EL POLINOMIO GENERADOR SE DESCOMPONE EN FACTORES, Y CADA UNO DE LOS FACTORES REALIZA UN CODIGO LINEAL Y SISTEMATICO. GENERALMENTE CADA UNO DE LOS FACTORES AÑADE REDUNDANCIA Y ELEVA EL NIVEL DE PROTECCION DE ERROR. DE ESTA FORMA, LA REDUNDANCIA QUE ESTA ASOCIADA A UN TERMINO POSTERIOR DE LA SECUENCIA OCUPA POSICIONES DE CODIGO QUE ESTAN PROTEGIDAS POR AL MENOS UN TERMINO ANTERIOR EN LA SECUENCIA Y PUEDE EN CONSECUENCIA SER UTILIZADO PARA SITUAR DATOS QUE ESTAN PROTEGIDOS POR TAL TERMINO ANTERIOR, TRAS RENDIRSE A TAL ALTO NIVEL DE PROTECCION.

METODO DE TRATAMIENTO ULTERIOR Y APARATO PARA LA GENERACION DE FIABILIDAD DE SIMBOLOS.

(16/04/2000). Solicitante/s: AT&T CORP.. Inventor/es: HOEHER, PETER, SESHADRI, NAMBIRAJAN.

SE DESCRIBE UN METODO PARA UN POSTPROCESADOR (PROGRAMA DE ORDENADOR QUE TRABAJA CON LOS RESULTADOS DE OTROS PROGRAMAS) PARA PROPORCIONAR INFORMACION DE FIABILIDAD SOBRE CADA SIMBOLO DE DATOS DECODIFICADOS EN LA SALIDA DE UN DECODIFICADOR ARBITRARIO. LA INFORMACION DE FIABILIDAD SE GENERA COMPARANDO LA SECUENCIA DECODIFICADA CON UNA PEQUEÑA LISTA DE SECUENCIAS ALTERNATIVAS, QUE DIFIEREN DE LA SECUENCIA DECODIFICADA AL MENOS EN EL SIMBOLO PARA EL CUAL SE ESTA EVALUANDO LA FIABILIDAD. SE HA VISTO QUE ESTE ALGORITMO ES UNA SIMPLIFICACION DEL DETECTOR OPTIMO SIMBOLO POR SIMBOLO (OSSD).

DECODIFICADOR DE DATOS.

(01/11/1999). Ver ilustración. Solicitante/s: ROBERT BOSCH GMBH. Inventor/es: ALBERTY, THOMAS.

PROCEDIMIENTO PARA PREPARAR SEÑALES DE APOYO (G' SUB,I}) PARA APOYAR UN DEMODULADOR (DM) MEDIANTE UN DECODIFICADOR (DD), CON LA TRANSMISION CODIFICADA DE BITS DE DATOS (D SUB,K}) POR MEDIO DE UN ALFABETO SIMBOLICO DE CANALES CON M ETAPAS. PARA ACORTAR LOS TIEMPOS DE FUNCIONAMIENTO DE LAS SEÑALES DE APOYO (G' SUB,I}) REALIMENTADAS DESDE EL DECODIFICADOR DE DATOS (DD) AL DEMODULADOR (DM), ESTAS MUESTRAN UNA INFORMACION LIMITADA, QUE PUEDE LIMITARSE POR EJEMPLO A UNA INFORMACION SOBRE A CUAL DE ENTRE VARIOS GRUPOS DE SIMBOLOS DE CANAL (C' SUB,I}) PERTENECEN POR ESTIMACION LOS SIMBOLOS DE CANAL (C' SUB,I}) TRANSFERIDOS O EN QUE GRUPO DE ESTADOS SE ENCUENTRA LA RUTA A TRAVES DEL DIAGRAMA DE TREILLIS PRECISAMENTE POR ESTIMACION.

PROCEDIMIENTO DE CODIFICADO Y DECODIFICADO DE UN MENSAJE NUMERICO.

(16/10/1999). Solicitante/s: ABB SIGNAL AB ABB TEKNOLOGI AS. Inventor/es: CARLSON, ERIK, ENDRESEN, JAN.

LA PRESENTE INVENCION SE REFIERE A UN METODO PARA CODIFICAR Y TRANSMITIR UN MENSAJE DIGITAL (C(X)) COMPRENDIENDO UN PRIMER NUMERO DE BITS DE INFORMACION (A(X)) Y UN SEGUNDO NUMERO DE BITS DE CONTROL (B(X)), TRANSMITIENDOSE CONTINUA Y NORMALMENTE EL CITADO MENSAJE O PALABRA CIFRADA, ASI COMO UN METODO PARA RECIBIR Y DECODIFICAR TAL MENSAJE DIGITAL. CON OBJETO DE PERMITIR LA SINCRONIZACION DE BLOQUES FIABLES Y LA DETECCION DE ERRORES, SE SUGIERE, CONFORME A LA INVENCION, UN FORMATO DE CODIGOS MEDIANTE EL CUAL SE EVITA LA NECESIDAD DE ESPERAR LA INICIACION DE UN BLOQUE O MENSAJE, Y MEDIANTE EL CUAL TAMBIEN SE PERMITE LA VERIFICACION ANTES DE LA SINCRONIZACION.

PROTECCION DE NIVEL DESIGUAL FRENTE A ERRORES PARA SEÑALES DE INFORMACION COMBINADAS.

(16/08/1999) SE DESCRIBE UN METODO DE CODIFICAR PROTECCION A MEDIDA CONTRA ERROR. UN METODO DE CODIFICACION ILUSTRATIVO DE ACUERDO A LA PRESENTE INVENCION CONCIERNE A CODIFICAR UNA PRIMERA SEÑAL Y UNA SEGUNDA SEÑAL PARA PROPORCIONAR PROTECCION CONTRA ERROR PARA LAS SEÑALES, EN DONDE LA PRIMERA SEÑAL REQUIERE MAYOR PROTECCION DE ERROR QUE LA SEGUNDA SEÑAL. DE ACUERDO AL METODO, LA PRIMERA SEÑAL ES CODIFICADA CON UN PRIMER CODIGO DE PROTECCION CONTRA ERROR. LA PRIMERA SEÑAL CODIFICADA ES ENTONCES COMBINADA CON LA SEGUNDA SEÑAL. LA COMBINACION DE LA PRIMERA SEÑAL CODIFICADA Y LA SEGUNDA SEÑAL ES CODIFICADA ADICIONALMENTE CON UN SEGUNDO CODIGO DE PROTECCION CONTRA…

MODIFICACION DE CAMPOS DE VERIFICACION CRC EN LA RETRANSMISION DE PAQUETES DE DATOS.

(01/08/1999). Solicitante/s: AT&T CORP.. Inventor/es: DRAVIDA, SUBRAHMANYAM, GREENBERG, DANIEL SCOTT, HODGDON, DAVID JOSEPH.

SE PRESENTAN UN METODO Y UN CIRCUITO PARA MODIFICAR EL CODIGO DE COMPROBACION (CRC1) DE UN PAQUETE DE DATOS BASADO EN UN NUCLEO PARA ACOMODAR LA ADICION O SUSTRACCION DE UN ENCABEZAMIENTO (H2A,H2B). UN NUMERO DE BITS QUE INCLUYE UN SEGUNDO NUCLEO , UNA FUNCION OR EXCLUSIVA DEL PRIMER NUCLEO Y UNA PORCION (H2A) DE UN ENCABEZAMIENTO (H2A, H2B) Y UNA CADENA DE CEROS QUE DEPENDE DE LA LONGITUD DE UN PAQUETE DE DATOS DE ENTRADA ES ENVIADO A TRAVES DE UN GENERADOR DE CRC. EL CALCULO DE CRC RESULTANTE Y EL CODIGO DE COMPROBACION DEL PAQUETE DE ENTRADA (CRC1) SON FUNCIONES OR EXCLUSIVAS PARA LA PRODUCCION DE UN CODIGO DE COMPROBACION MODIFICADO (CRC2) TENIENDO EN CUENTA LA ADICION O SUSTRACCION DEL ENCABEZAMIENTO.

DETECTOR DE SECUENCIAS DE MAXIMA PROBABILIDAD.

(16/05/1999) UN DETECTOR DE SECUENCIAS DE MAXIMA PROBABILIDAD QUE UTILIZA EL ALGORITMO DE VITERBI PARA ESTIMAR UNA SECUENCIA DE BITS DE DATOS RECIBIDA SOBRE UN CANAL DE COMUNICACION. DEPENDIENDO DE LA LONGITUD DE COMPRESION (C), SE ASOCIA UNA GRAN VARIEDAD DE ESTADOS DIFERENTES CON LOS BITS TRANSMITIDOS (EJ: 16 SI C=4). EL DETECTOR COMPRENDE VARIAS FUENTES DE DATOS RELACIONADAS RESPECTIVAMENTE, CON LAS PROBABILIDADES DE TRANSICION DEL ESTADO (METRICAS RAMIFICADAS, PREVIAS A METRICAS DE PASO PARCIAL) Y CON LOS VALORES OBSERVADOS DE LOS BITS RECIBIDOS. SE PROPORCIONAN MEDIOS PARA CALCULAR LAS METRICAS DE PASO PARCIAL PARA CADA ESTADO, UTILIZANDO VALORES DE DICHAS FUENTES DE DATOS. LOS MEDIOS DE CALCULO COMPRENDEN UN ACUMULADOR/AÑADIDOR…

DECODIFICADOR Y METODO PARA EL MISMO.

(16/02/1999). Ver ilustración. Solicitante/s: MOTOROLA, INC.. Inventor/es: NOWACK, JOSEPH M., MUELLER, BRUCE.

DECODIFICADOR Y METODO PARA EL MISMO, DONDE UN DECODIFICADOR INCLUYE UN CIRCUITO DE PROBABILIDAD QUE GENERA METRICAS DE RAMA USANDO PROBABILIDADES DE BIT QUE REPRESENTAN LAS RELACIONES DE CORRELACION TRAMA A TRAMA. LAS METRICAS DE RAMA SE INTRODUCEN EN UN DECODIFICADOR QUE ENTREGA BITS DE DATOS DECODIFICADOS EN FUNCION DE LAS PROBABILIDADES DE BIT PARA, AL MENOS, PREDETERMINADAS POSICIONES DE LOS BITS.

DISPOSITIVO ELECTRONICO PARA LA CORRECCION PARALELA DE FLUJOS DE DATOS PROTEGIDOS CON DETECCION DE ERRORES MEDIANTE UNA REVISION DE REDUNDANCIA CICLICA.

(01/10/1997) ESTA INVENCION ESTA DIRIGIDA AL CAMPO DE DISPOSITIVOS INDUSTRIALES PARA EL CONTROL DE TRANSMISION DE DATOS Y SE REFIERE EN PARTICULAR A UN DISPOSITIVO ELECTRONICO PARA LA CORRECCION PARALELA DE FLUJOS DE DATOS PROTEGIDOS CON DETECCION DE ERROR MEDIANTE UNA REVISION DE REDUNDANCIA CICLICA, QUE CONSISTE ESENCIALMENTE EN UN GENERADOR DE SINDROME TENIENDO UNA ENTRADA EN PARALELO, DONDE ENTRA UN FLUJO DE DATOS, Y UN CIRCUITO DE RETRASO DONDE ENTRA EL MISMO FLUJO DE DATOS AL MISMO TIEMPO, PARA SER MENCIONADO. EL GENERADOR DE SINDROME, ENTONCES CALCULA LOS ELEMENTOS CARACTERISTICOS, POR EJ, EL SINDROME, DEL FLUJO DE DATOS Y LOS MANDA A UN DESCODIFICADOR PARA EL RECONOCIMIENTO DE OCHO CONFIGURACIONES DE SINDROME CORRESPONDIENTES AL ASI LLAMADO SINDROME DE MEGGIT, ADEMAS DE OTROS…

DISPOSITIVO DE DETECCION Y CORRECCION DE ERRORES.

(16/06/1997). Solicitante/s: ALCATEL BELL NAAMLOZE VENNOOTSCHAP ALCATEL N.V.. Inventor/es: STESSENS, WERNER JOZEF CATHARINA.

EL DISPOSITIVO DE DETECCION Y CORRECCION DE ERRORES DETECTA Y CORRIGE LOS ERRORES DE UN SOLO BIT DE UNA SECUENCIA DE BITS QUE CONTIENE UNA PLURALIDAD DE SUBGRUPOS DE N BITS COLOCADOS EN UN BUS PARALELO IN QUE TIENE M PARTES DEL SUBGRUPO. INCLUYE UN MODULO DE ALMACENAMIENTO ST CONECTADO AL BUS IN Y QUE TRANSFIERE LOS SUBGRUPOS A MEDIDA QUE EL BUS LOS VA RECIBIENDO A UN CIRCUITO LOGICO DIVISOR DL. ESTE CIRCUITO LLEVA A CABO UNA DIVISION DEL MODULO PARALELO DE M*N BITS 2 DE LA SECUENCIA RECIBIDA ENTRE UN POLINOMIO DADO Y TRASFIERE EL RESTO REM A UN CIRCUITO DE COMPARACION C DONDE ES COMPARADO CON UN BYTE CERO O CON UN BYTE DE CODIGO DE ERROR HEC QUE SE ENCUENTRA EN LA SECUENCIA DEPENDIENDO DE LA POSICION DEL PRIMER BYTE DE LA SECUENCIA DEL BUS. EN BASE AL RESULTADO DE LA COMPARACION Y MEDIANTE LAS UTILIZACION DE UNAS TABLAS DE TRADUCCION, UN CIRCUITO PROCESADOR PR DETERMINA LA POSICION DEL BIT EN LA SECUENCIA DE UN ERROR DE BIT. UN CIRCUITO LOGICO DE CORRECCION CL CORRIGE LA SECUENCIA RECIBIDA.

DISPOSITIVO DIVISOR PARA DIVIDIR UN PRIMER POLINOMIO ENTRE UN SEGUNDO.

(01/06/1997). Solicitante/s: ALCATEL BELL NAAMLOZE VENNOOTSCHAP ALCATEL N.V.. Inventor/es: VAN DER PUTTEN, FRANK OCTAAF.

EL DISPOSITIVO DIVISOR SE UTILIZA EN UNA RED DE TELECOMUNICACIONES DIGITAL PARA DETECTAR LOS ERRORES DE BITS A BASE DE DIVIDIR UN PRIMER POLINOMIO CORRESPONDIENTE A UNA PRIMERA SECUENCIA DE BITS ENTRE UN SEGUNDO POLINOMIO, DENOMINADO UN POLINOMIO GENERADOR, REPRESENTADO POR UNA SEGUNDA SECUENCIA DE BITS. EL DISPOSITIVO LLEVA A CABO, MEDIANTE UN PROCESO ITERATIVO, UNA DIVISION EN PARALELO DE N BITS DE LA PRIMERA SECUENCIA ENTRE LA SEGUNDA, A SABER, N BITS CADA VEZ. INCLUYE UN ELEMENTO DE SUMA A A N PRIMERAS ENTRADAS 17/10 DE LAS CUALES SE APLICAN LOS N BITS Y UN CIRCUITO DIVISOR D A N ENTRADAS DE LAS CUALES N SALIDAS RESPECTIVAS DE A SE VUELVEN A ACOPLAR A TRAVES DE UN CIRCUITO DE REGISTRO R Y N SALIDAS DE LAS DE LAS MISMAS SE ACOPLAN A N SEGUNDAS ENTRADAS DE A. EL RESTO DE LA DIVISION SE GENERA EN N SALIDAS DE R.

DECODIFICACION POR DECISION FLEXIBLE CON ECUALIZACION DE CANAL.

(16/02/1997). Solicitante/s: MOTOROLA, INC.. Inventor/es: BORTH, DAVID EDWARD, LABEDZ, GERALD PAUL, RASKY, PHILLIP, DAVID.

EN UNA RED DE COMUNICACIONES QUE TIENE SEÑALES DISPERSAS EN EL TIEMPO, SE PROPORCIONA UN MECANISMO PARA LA DECODIFICACION DE DECISION CON POCO CONTRASTE. COMPRENDE: LA RADIORRECEPCION DE UNA SEÑAL DISPERSA EN EL TIEMPO, IGUALIZANDO AL MENOS PARCIALMENTE AQUELLOS EFECTOS DE DISPERSION EN EL TIEMPO, RECUPERANDO LA INFORMACION CONTENIDA EN LA SEÑAL, MULTIPLICANDO CON ESA INFORMACION RECUPERADA EL VALOR ABSOLUTO DE ESA SEÑAL AL MENOS PARCIALMENTE IGUALADA (ESCALADA POR UN NUMERO DERIVADO DE LAS CONDICIONES DEL CANAL DURANTE UN TIEMPO EN QUE AL MENOS PARTE DE LA INFORMACION A SER RECUPERADA ES DISTRIBUIDO) Y CORRECCION DE LOS ERRORES DE LA INFORMACION MULTIPLICADA POR UN PLAN DE DECODIFICACION DE CANAL DE ALGORITMO DE VITERBI DE CORRECCION DE ERRORES. SEGUN ESTO, LA INFORMACION SOBRE LA DECISION CON POCO CONTRASTE SE GENERA DESDE DENTRO DEL PROCESO DE IGUALIZACION MISMO.

DISPOSITIVO DECODIFICADOR.

(16/12/1996) SE PRESENTA UN DISPOSITIVO DECODIFICADOR (VD) QUE SE USA PARA LA DECODIFICACION REMOTA DE MENSAJES DIGITALES DE ACUERDO CON EL ALGORITMO DE DECODIFICACION CONVOLUCIONAL DE VITERBI. ESTE DECODIFICADOR VITERBI (VD) ESTA INTEGRADO EN UNA PARTE DE UN CHIP ELECTRONICO SIMPLE QUE SE INCLUYE EN UN RECEPTOR DE UNA ESTACION MOVIL TRANSPORTABLE POR UNA PERSONA DE UN SISTEMA DE RADIO CELULAR DIGITAL. EL DECODIFICADOR (VD) INCLUYE UN PRIMER MODULO (VITALFA) PARA CALCULAR LAS PROBABILIDADES DE TRANSICION PARA LAS TRANSICIONES DE ESTADO POSIBLES ENTRE DOS ESTADOS SUCESIVOS DEL DECODIFICADOR, Y UN SEGUNDO MODULO (VIPROB) PARA CALCULAR, EN FUNCION DE LAS PROBABILIDADES DE LA TRANSICION DEL ESTADO, LAS PROBABILIDADES…

APARATO PARA LA RECEPCION DE DATOS.

(16/10/1996). Solicitante/s: BLAUPUNKT-WERKE GMBH. Inventor/es: HEGELER, WILHELM.

EN UN APARATO PARA LA RECEPCION DE DATOS, QUE SON TRANSMITIDOS ESPECIALMENTE DE FORMA CONJUNTA CON OTRAS INFORMACIONES, LOS DATOS DE SEÑALES DE SALIDAS BINARIAS DE UN CIRCUITO DE VALOR UMBRAL, QUE ESTA CONECTADO POSTERIORMENTE A UN DEMODULADOR, PUEDEN SER REPRESENTADOS. CON ELLO DE FORMA RESPECTIVA UNA PALABRA DE DATOS SE COMPONE DE UNA PALABRA DE INFORMACION Y UNA PALABRA DE PRUEBA, SE CONFIGURA UN SINDROME A PARTIR DE LAS PALABRAS DE DATOS RECIBIDOS Y DE UNA MATRIZ DE PRUEBA PARITARIA, QUE ES UTILIZADA PARA EL AJUSTE DE FALLOS Y EVENTUALMENTE PARA LA CORRECCION DE ESTOS FALLOS. DE AQUI SE DERIVA UNA SEÑAL FIABLE BINARIA, DONDE DE FORMA RESPECTIVA UN BIT EN EL INTERIOR DE UNA PALABRA FIABLE ESTA DISPUESTO CON UN BIT DE LA PALABRA DE DATOS; CONDUCIENDOSE UNA CORRECCION DE FALLOS, SI UNA COMBINACION FORMADA DE ESTAS PALABRAS DE FIABILIDAD SE COMPONE AL MENOS DE DOS SINDROMES DE VALOR DE UNA LINEA DE LA MATRIZ (H;K) DE PRUEBA PARITARIA.

COMPOSICION ACUOSA PARA EL PRECURTIDO DE PIELES.

(01/10/1996). Solicitante/s: CIBA-GEIGY AG. Inventor/es: HESS, MARKUS, STREICHER, GUNTER, PUNTENER, ALOIS, DR., LAUTON, ALAIN, DR..

SE DESCRIBE UNA COMPOSICION ACUOSA PARA EL CURTIDO PREVIO DE PIEL, QUE ESTA CARACTERIZADO POR LA UTILIZACION DE (A) UN SACARIDO REDUCTIVO CON UN EQUIVALENTE DESTROSA DESDE 10 HASTA 100 Y (B) UN DIALDEHIDO ALIFATICO QUE CONTIENE 2 HASTA 8 ATOMOS DE CARBONO Y ESTA LIBRE DE SALES MINERALES. EL CUERO TRATADO CON LAS COMPOSICIONES ACUOSAS DESCRITAS SEGUN LA INVENCION (CUERO WET-WHITE) ES APROPIADO DE FORMA SOBRESALIENTE PARA UNA ELABORACION SUBSIGUIENTE POSTERIOR, EN PARTICULAR PARA LA FABRICACION DE CUEROS, QUE ESTAN LIBRES DE METALES PESADOS.

METODO DE DETECTAR ERRORES EN SEÑALES DIGITALIZADAS DE DATOS REDUCIDOS DE AUDIO Y DATOS.

(16/03/1996). Solicitante/s: INSTITUT FUR RUNDFUNKTECHNIK GMBH. Inventor/es: WIESE, DETLEF, SEDLMEYER, ROBERT.

LA INVENCION SE REFIERE A UN PROCEDIMIENTO PARA LA DETECCION Y, SI ES NECESARIO, CORRECCION DE ERRORES ENMASCARADOS EN UNA SEÑAL DE AUDIO REDUCIDA-DATOS DIGITALIZADOS CONSISTIENDO EN UNA SECUENCIA DE BLOQUE DE DATOS QUE HAN DE SER TRANSMITIDOS O ALMACENADOS, SIENDO LOS BLOQUES DE DATOS INDIVIDUALES, POR EJEMPLO, DATOS DE LOCALIZACION DE BIT, DATOS DE SELECCION DE FACTOR DE ESCALA, FACTORES DE ESCALA O VALORES DE MUESTRAS CODIFICADOS A PARTIR DE FILTRACION DE BANDA PARCIAL O TRANSFORMACION EN LA REGION ESPECTRAL, TALES COMO TRANSFORMACIONES DE FOURIER. EN ESTE METODO UNO O MAS PATRONES DE BIT, RECIBIDOS PARA LAS UNIDADES DE DATOS O UN BLOQUE DE DATOS, SE GRADUAN MEDIANTE SUS PROBABILIDADES DE OCURRENCIA Y, SI LA PROBABILIDAD ES BAJA, SE DECLARA COMO ERRONEO, Y SI ES NECESARIO SE CORRIGE O SE ENMASCARA.

PROCEDIMIENTO PARA EL TRATAMIENTO DE PALABRAS DE CODIGO BINARIO CONTROLABLES POR PARIDAD QUE DENTRO DE SU TRANSMISION RECIBEN UNA AMORTIGUACION DIGITAL Y/O CONVERSION DEL CODIGO.

(01/09/1995). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: BOCKER, GERD, DIPL.-ING., KADERKA, ROSTISLAV, DIPL.-ING., KRUMENACKER, RUDOLF, DIPL.-ING..

AL ENCONTRARSE UNA PARIDAD EQUIVOCADA ANTES DE REALIZARA UNA AMORTIGUACION O UNA CONVERSION DE CODIGO, SE INVIERTE EL BIT DE PARIDAD DE LAS PALABRAS CODIFICADAS SUJETAS A ESTE TRATAMIENTO DE FORMA QUE MODIFICACIONES DE POLARIDAD CAUSADAS POR LA AMORTIGUACION O CONVERSION DE CODIGO NO PUEDEN TENER LA CONSECUENCIA QUE NO SE RECONOZCAN ESTAS PARIDADES EQUIVOCADAS.

PROCEDIMIENTO PARA GENERAR SIMBOLOS DE PARIDAD Y UNA DISPOSICION DE CIRCUITO PARA LA REALIZACION DEL PROCEDIMIENTO.

(16/03/1995). Solicitante/s: DEUTSCHE THOMSON-BRANDT GMBH. Inventor/es: SCHEMMANN, HEINRICH.

PROCESO CODIFICADOR. LOS CODIFICADORES DE REED SOLOMON SE UTILIZAN PARA CODIFICAR SEÑALES DE AUDIO QUE SE GRABAN EN UN CD SEGUN LA NORMALIZACION CD. LOS PRIMEROS SIMBOLOS DE PARIDAD SE PRODUCEN EN UN REGISTRO DE DESPLAZAMIENTO RETROACTIVO. PARA OBTENER UN CIRCUITO SENCILLO, LOS PRIMEROS SIMBOLOS DE PARIDAD SON DESPLAZADOS DESDE EL REGISTRO DE DESPLAZAMIENTO RETROACTIVO A UN REGISTRO DE DESPLAZAMIENTO DE ALMACENAMIENTO. DESPUES DE UN NUMERO DADO DE CICLOS, SE CAMBIA LA DIRECCION DEL FLUJO DE DATOS EN EL REGISTRO DE DESPLAZAMIENTO DE ALMACENAMIENTO. DURANTE LA LECTURA DE LOS SIMBOLOS DE PARIDAD, LOS SIMBOLOS DE PARIDAD CALCULADOS EN EL REGISTRO DE DESPLAZAMIENTO RETROACTIVO (S1,..., SN) SE COMBINAN CON LOS DEL REGISTRO DE DESPLAZAMIENTO DE ALMACENAMIENTO (R1,..., RN) EN UN DISPOSITIVO DE ADICION (A2). PROCESO PARA CODIFICAR SEÑALES DE AUDIO QUE ESTAN GRABADAS EN UN CD O EN UN DISCO MAGNETOOPTICO SEGUN LA NORMALIZACION CD.

UN METODO PARA GENERAR FACTORES DE CALIDAD PARA DIGITOS BINARIOS OBTENIDOS EN EL ANALISIS DE VITERBI DE UNA SEÑAL.

(01/11/1994) SE TRANSMITE UNA SEÑAL A UN RECEPTOR Y SE DIGITALIZA EN PUNTOS DE SEÑALES (S1). ESTOS PUNTOS SON ANALIZADOS (VITERBI) EN UN ANALIZADOR CON UNA MEMORIA DE PASO (PM) QUE TIENE UN NUMERO DESEADO DE ESTADOS CON CELULAS DE MEMORIA (MC). SE GENERAN SECUENCIAS DE BIT, CORRESPONDIENTES A LOS PUNTOS DE SEÑALES S1), Y SE CALCULAN VALORES METRICOS FINALES (M0 + G1, M1, M3) PARA LAS SECUENCIAS DE BIT. EN UNA POSICION INDICADA DE BIT, LAS SECUENCIAS MEJORES DE BIT, CON EL VALOR METRICO (M2) FINAL MAS PEQUEÑO, TIENE UN "1", QUE ES EL VALOR DECIDIDO DE BIT. SE GENERA UNA SECUENCIA DE BIT ALTERNATIVOS, QUE ES LA MEJOR SECUENCIA CON EL VALOR METRICO (M0 + G0) FINAL MAS PEQUEÑO, CON LA CONDICION DE QUE EN LA POSICION…

FUNCIONES DE COMBINACION DE CIRCUITOS GENERADORES DE CODIGO DE COMPROBACION POR REDUNDANCIA CICLICA Y DE NUMEROS PSEUDOALEATORIOS.

(16/10/1994). Solicitante/s: ABBOTT LABORATORIES. Inventor/es: DAVIS, CHARLES LAWRENCE, RENCH, JAMES ALLEN, SANDERS, JERRY RAY.

SE TRATA DE UN CIRCUITO QUE COMBINA LAS FUNCIONES DE UN GENERADOR DE CODIGO DE COMPROBACION POR REDUNDANCIA CICLICA (GCRC), Y UN GENERADOR DE NUMEROS PSEUDO-ALEATORIOS, DE FORMA QUE LOS ELEMENTOS COMUNES SEAN COMPARTIDOS EN VEZ DE DUPLICARLOS. PARA LOS GENERADORES GCRC Y DE NUMEROS PSEUDO-ALEATORIOS, SE INCLUYEN UN REGISTRO DE DESPLAZAMIENTO DE 16 ETAPAS, Y DOS VIAS DE REALIMENTACION. UNA SECCION DE CONTROL DEL CIRCUITO, CONTROLA SU MODO DE OPERACION DE ACUERDO CON EL ESTADO DE UNA SEÑAL DE CONTROL MODAL. UNA SEÑAL EN UNA LINEA DE BORRADO LIMPIA EL REGISTRO DE DESPLAZAMIENTO O LO INICIALIZA A UN VALOR SELECCIONADO, DEPENDIENDO DEL ESTADO DE LA SEÑAL DE CONTROL MODAL. LA SEÑAL DE CONTROL MODAL TAMBIEN CONTROLA LA ENTRADA DE DATOS EN LA LINEA DE DATOS Y LA SALIDA GENERADA DE CODIGOS DE ACCESO CCR Y DE NUMEROS PSEUDO-ALEATORIOS, EN LAS LINEAS DE SALIDA.

CALCULADORAS CRC.

(01/03/1994). Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es: IYER, VENKATRAMAN, JOSHI, SUNIL.

LA CALCULADORA USA 8 SERIES DE LINEAS MOVILES ESTANDO LA ENTRADA ACOPLADA A LOS DATOS DE SALIDA DE LA SERIE PRECEDENTE. CADA LINEA AVANZA UNA POSICION BIT HACIA EL BIT MAS SIGNIFICATIVO Y LINEAS SELECTIVAS REALIZAN UNA OPERACION OR EXCLUSIVA ENTRE SUS BITS DE ENTRADA Y LA SALIDA DE UNA ENTRADA EXCLUSIVA OR. SE USA UN TRANSPORTADOR PARA ACCEDER A LOS BITS DE VERIFICACION DESDE EL REGISTRO TOTAL MEDIANTE LA DESINTEGRACION DE LAS LINEAS MOVILES DURANTE LOS CICLOS DE SALIDA DE MODO QUE LOS BYTES DE LOS DATOS CRC PUEDEN COLOCARSE EN POSICION. SE DESARROLLA LA LOGICA PARA PERMITIR EL CALCULO CRC EN TODOS LOS BYTES DE UN MENSAJE MIENTRAS SE EXCLUYE UN N (GRADOS) ELEGIDO DE BITS EN EL 1 (GRADOS) BYTE.

CALCULADORA CRC.

(01/02/1994) SE DESCRIBE UN CIRCUITO DE CALCULO CRC QUE PUEDE CALCULAR BITS DE CONTROL CRC EN 8 BITS DE DATOS DE ENTRADA POR BYTE DE RELOJ. EL APARATO DE CALCULO EMPLEA 8 FILAS DE ENLACES MOVILES, CON LAS ENTRADAS DE CADA FILA ACOPLADAS A LAS SALIDAS DE DATOS DE LA FILA PRECEDENTE. CADA ENLACE MOVIL MUEVE SU BIT DE ENTRADA UN BIT HACIA EL BIT MAS SIGNIFICATIVO, Y ENLACES MOVILES SELECCIONADOS LLEVAN A CABO UNA OPERACION DE O EXCLUYENTE ENTRE SUS BITS DE ENTRADA Y EL RESULTADO DE UNA PUERTA DE ENTRADA DE O EXCLUYENTE. SE UTILIZA UN BUS DE SALIDA DE UN BYTE PARA ACCEDER A LOS BITS DE CONTROL FINALES DESDE EL REGISTRO DE SUMA, ANULANDO EL CONJUNTO DE LOS ENLACES MOVILES DURANTE LOS CICLOS DE SALIDA, DE MANERA QUE LOS BYTES DE LOS DATOS CRC PUEDEN MOVERSE A POSICION EN EL CONJUNTO, UN BYTE POR CADA CICLO DE BYTE DE RELOJ. SE…

DISPOSITIVO DE CODIFICACION Y FORMACION DE DATOS PARA REGISTRADORES CON CABEZAS GIRATORIAS.

(01/08/1993). Solicitante/s: SCHLUMBERGER INDUSTRIES. Inventor/es: DENOIZE, XAVIER, LELANDAIS, GUY.

EL DISPOSITIVO RECIBE UN FLUJO DE DATOS EN FORMA DE OCTETOS (GRUPO DE 8 BITS). CONSTA DE UNA MEMORIA VIVA Y DOS MEDIOS CODIFICADORES. EN LA MEMORIA SE ALMACENAN LOS DATOS EN FORMA DE MATRIZ Y DESPUES SE EXTRAEN POR ORDEN. LAS OPERACIONES DE ALMACENAMIENTO Y EXTRACCION SE EFECTUAN RESPECTIVAMENTE SEGUN UNAS SECUENCIAS DIFERENTES (LINEAS TRAS COLUMNAS O VICEVERSA). LOS MEDIOS CODIFICADORES CALCULAN, PARA CADA LINEA Y COLUMNA, UN NUMERO DADO DE OCTETOS DE REDUNDANCIA RESPECTIVAMENTE HORIZONTAL Y VERTICAL. UNO DE ESTOS MEDIOS ESTA CONECTADO A LA SALIDA DE LA MEMORIA. SE CARACTERIZA PORQUE LOS MEDIOS CODIFICADORES ESTAN CONECTADOS EN PARALELO A LA SALIDA DE LA MEMORIA. EL SEGUNDO MEDIO (AFECTADO POR EL CALCULO DE REDUNDANCIA DE SECUENCIA OPUESTA A AQUELLA POR LA CUEAL SE EXTRAEN LOS DATOS DE LA MEMORIA) SIRVE PARA INTRODUCIR EN LA MEMORIA LOS CALCULOS PARCIALES EFECTUADOS POR EL.

METODO Y SISTEMA PARA LA COMPROBACION DE ERRORES DE SEÑALES TRANSMITIDAS A TRAVES DE LINEA DE TRANSMISION.

(16/08/1989) METODO Y SISTEMA PARA LA COMPROBACION DE ERRORES DE SEÑALES TRANSMITIDAS A TRAVES DE LINEA DE TRANSMISION. LOS ERRORES QUE SE PRODUCEN EN SEÑALES DE INFORMACION (CADA UNA DE LAS CUALES INCLUYE SEÑALES DE CONTROL), LOS CODIGOS SIMULADOS Y LOS INDICADORES DE ATRIBUTOS PARA LAS SEÑALES DE INFORMACION Y LOS CODIGOS SIMULADOS, TRANSFERIDOS DESDE UN CIRCUITO TRANSMISOR HASTA UN CIRCUITO RECEPTOR A TRAVES DE UNA LINEA DE INTERFACE, CON CUADRS DISPUESTOS EN UNA FORMA DE TRANSFERENCIA EN SERIE, SON DETECTADOS USANDO UN METODO DE COMPROBACION DE REDUNDANCIA CICLICO (CRC), QUE EXCLUYE LOS CODIGOS SIMULADOS Y LOS INDICADORES DE ATRIBUTOS PARA LOS CODIGOS SIMULADOS. LA RETRANSMISION DE SEÑALES EN EL CUADRO QUE SE PRODUCE DEBIDO A UN ERROR CRC QUE CAMBIA EL INDICADOR…

PROCEDIMIENTO DE CODIFICACION, DESCODIFICACION Y CORRECCIONES DE ERRORES DE SEÑALES DIGITALES TRANSMITIDAS EN CODIGO REED-SOLOMON.

(16/10/1985). Solicitante/s: TELEDIFFUSION DE FRANCE.

PROCEDIMIENTO PARA LA DESCODIFICACION DE DATOS CODIFICADOS EN CODIGO REED-SOLOMON CON CORRECCION DE ERRORES E INSTALACION O SISTEMA CODIFICADOR Y DESCODIFICADOR QUE PONE EN PRACTICA DICHO SISTEMA. EN UNA PRIMERA ETAPA SE DIVIDE UN PAQUETE DE BITS A CODIFICAR POR UN POLINOMIO GENERADOR DE CODIGO DE ORDEN K DE DONDE RESULTA QUE EL COEFICIENTE DE LA DIVISION PROPORCIONA LOS M SIMBOLOS DE INFORMACION Y EL RESTO DE LA DIVISION LOS K SIMBOLOS DE CONTROL. EN UNA SEGUNDA ETAPA SE CALCULAN LOS SINDROMES DEL POLINOMIO REPRESENTATIVO DE UNA PALABRA DE CODIGO PARA CIERTAS RAICES DEL POLINOMIO GENERADOR DE CODIGO SIENDO ESTOS SINDROMES UN NUMERO DE OCHO Y ESTANDO UNIDOS POR UN SISTEMA DE CUATRO ECUACIONES LINEALES CUYOS COEFICIENTES SON LAS LOCALIZACIONES DE LOS ERRORES EN LA PALABRA DE CODIGO.

‹‹ · · 3
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .