CIP-2021 : H03L 7/14 : para asegurar una frecuencia constante cuando la tensión de alimentación o la tensión de corrección es defectuosa.
CIP-2021 › H › H03 › H03L › H03L 7/00 › H03L 7/14[3] › para asegurar una frecuencia constante cuando la tensión de alimentación o la tensión de corrección es defectuosa.
H ELECTRICIDAD.
H03 CIRCUITOS ELECTRONICOS BASICOS.
H03L CONTROL AUTOMATICO, ARRANQUE, SINCRONIZACION O ESTABILIZACION DE GENERADORES DE OSCILACIONES O DE IMPULSOS ELECTRONICOS (de generadores dinamoeléctricos H02P).
H03L 7/00 Control automático de frecuencia o fase; Sincronización (sintonización de circuitos resonantes en general H03J; sincronización en los sistemas de comunicación digital, ver los grupos apropiados en la clase H04).
H03L 7/14 · · · para asegurar una frecuencia constante cuando la tensión de alimentación o la tensión de corrección es defectuosa.
CIP2021: Invenciones publicadas en esta sección.
Sistema y aparatos para la generación de reloj usando selección de la señal de referencia.
(21/06/2013) Una tarjeta de comunicaciones dispuesta y construida para usar un sistema redundante de reloj dereferencia, comprendiendo la tarjeta de comunicaciones la combinación de:
medios de conexión a una señal de referencia ;
medios de conexión a una señal de impulsos de trama correspondiente a la señal de referencia según lacual un valor lógico 0 de la señal de impulsos de trama indica que los bits que siguen a la señal de impulsos detrama son bits de referencia de la señal y un valor lógico 1 de la señal de impulsos indica que los bits que siguen a laseñal de impulsos de trama son bits de datos;
medios de conexión a una señal alternativa de referencia , siendo redundantes la señal de referencia y la señal alternativa de referencia…
SISTEMAS Y PROCEDIMIENTOS PARA CIRCUITOS DE REGIMEN LIBRE EN BUCLES DE FASE SINCRONIZADA.
(16/07/2006) Un circuito en bucle de fase sincronizada , que comprende: un detector de fase que recibe una señal de entrada y una señal de realimentación y produce una señal de salida ; un circuito de filtro de bucle basado en amplificador operacional ; un oscilador controlado por tensión acoplado a una salida del amplificador operacional y que proporciona una frecuencia de salida para el circuito en bucle de fase sincronizada; y un circuito selector electrónico con une entrada que es sensible a una señal de estado que representa un estado detectado de la señal de entrada para mantener selectivamente la frecuencia de salida del oscilador controlado por tensión a una frecuencia sustancialmente constante; caracterizado porque la señal de salida producida por el detector de fase es…
BUCLE DE ENGANCHE DE FASE.
(16/04/2006) Bucle de enganche de fase que comprende: un comparador de fase para comparar una señal de referencia (REF) y una señal de comparación (VAR) para generar una señal correspondiente a la diferencia de fase; un filtro de bucle para generar la tensión de control correspondiente a la señal generada por el comparador de fase; un oscilador controlado por tensión para generar la señal de reloj que presenta una frecuencia correspondiente a la tensión de control generada por el filtro de bucle; y un contador de bucles para dividir la frecuencia de la señal de reloj generada por el oscilador controlado por tensión por 1/N (N: un entero) para realimentarla como señal de comparación al comparador de fase, en el que se dispone asimismo un circuito…
OSCILADOR CONTROLADO POR SEÑAL DE DATOS PARA DISPOSITIVO DE PRESENTACION DE VIDEO.
(16/06/2003) La frecuencia libre de un oscilador horizontal controlado por bus es ajustada programando una primera señal de datos (DATOS 2) que está acoplada a un conversor digital a analógico . La programación hace que la primera señal de datos sea no alterable. La programación se hace durante la fabricación de una oblea que incluye el oscilador. Una segunda señal de datos (DATOS 1) que está acoplada desde un microprocesador a través de un bus (BUS) y a través de un segundo conversor analógico a digital al oscilador puede variar la frecuencia libre del oscilador para facilitar la compensación de tolerancia. La primera señal de datos es inmune frente a errores de datos. La segunda señal de datos no es inmune a los errores de datos pero puede variar la frecuencia…
OSCILADOR CONTROLADO POR SEÑAL DE DATOS PARA UN APARATO DE PRESENTACION.
(16/08/2000) LA FRECUENCIA DE FUNCIONAMIENTO LIBRE DE UN OSCILADOR HORIZONTAL CONTROLADO POR COLECTOR BUS SE AJUSTA MEDIANTE PROGRAMACION DE UNA SEÑAL DE DATOS PRIMERA (DATA 2) QUE ESTA ACOPLADA A UN CONVERTIDOR NUMERICO-ANALOGICO . LA PROGRAMACION PROVOCA QUE LA SEÑAL DE DATOS PRIMERA SEA NO ALTERABLE. LA PROGRAMACION SE EFECTUA DURANTE LA FABRICACION DE UNA OBLEA QUE INCLUYE EL OSCILADOR. UNA SEÑAL DE DATOS SEGUNDA (DATA 1) QUE ESTA ACOPLADA DESDE EL MICROPROCESADOR POR MEDIO DE UN COLECTOR BUS (BUS) Y POR MEDIO DE UN CONVERTIDOR NUMERICO-DIGITAL AL OSCILADOR PUEDE VARIAR LA FRECUENCIA DE LIBRE FUNCIONAMIENTO DEL OSCILADOR PARA DAR COMPENSACION DE TOLERANCIA. LA SEÑAL DE DATOS PRIMERA NO ES INMUNE A ERRORES DE DATOS PERO PUEDE…
DISPOSICION DE CIRCUITO PARA UN GENERADOR DE INTERVALO.
(16/04/1999) PARA GARANTIZAR UNA TRANSICION LIBRE DE PERTURBACION DE MENSAJES DIGITALES, SE AJUSTA UNOS REQUERIMIENTOS MUY ALTOS EN LA EXACTITUD Y ESTABILIDAD DE GENERADORES DE INTERVALO. ES CONOCIDO CON ELLO LA UTILIZACION DE CIRCUITOS REGULADORES DE FASE DIGITALES CONTROLADOS CON MICROPROCESADORES Y CON ELLO LA UTILIZACION DE OSCILADORES DE CUARZO CAROS, ALTAMENTE ESTABLES. CADA INTERVALO DE SISTEMA EXACTO DEBE SER TAMBIEN LIBERADO, EN CASO DE QUE APAREZCA UN INTERVALO DE REFERENCIA. EN EL CIRCUITO DE REGULACION DE FASE SE AJUSTAN LOS REQUERIMIENTOS ADICIONALES, POR UNA PARTE UNA GRAN AMPLITUD DE BANDA, PARA CONSEGUIR UN FALLO DE TIEMPO DE FASE PEQUEÑO,…
GENERADOR DE UNA SEÑAL DE RELOJ PARA UN RECEPTOR DE TELEVISION DIGITAL.
(16/10/1997). Solicitante/s: RCA THOMSON LICENSING CORPORATION. Inventor/es: WHITE, HUGH EDWARD.
UN RECEPTOR DE TELEVISION DE ALTA DEFINICION QUE INCLUYE CIRCUITOS DE PROCESAMIENTO DE SEÑALES DIGITALES RECIBE UNA SEÑAL DE TELEVISION DE ALTA DEFINICION QUE CONTIENE UNA INFORMACION DE ALTA PRIORIDAD DE BANDA ESTRECHA A PARTIR DE LA CUAL SE DERIVA UNA SINCRONIZACION DEL SISTEMA , Y UNA INFORMACION DE BANDA ANCHA DE BAJA PRIORIDAD. DESPUES DE UN CAMBIO DE CANAL, UNA SEÑAL DE SINCRONIZACION DESARROLLADA A PARTIR DE LA INFORMACION DE BANDA ESTRECHA ASOCIADA CON EL CANAL PREVIAMENTE SINTONIZADO SE UTILIZA COMO SINCRONIZACION DEL RECEPTOR HASTA QUE UNA SEÑAL DE SINCRONIZACION CON UNA CARACTERISTICA DE FASE DESEADA SE DESARROLLA A PARTIR DE LA INFORMACION DE BANDA ESTRECHA DEL CANAL NUEVAMENTE SINTONIZADO.
SINTETIZADOR DE BUCLE EN FASE CERRADA PARA UTILIZACION EN UN SISTEMA DE COMUNICACIONES TDM.
(16/11/1996). Solicitante/s: NEC CORPORATION. Inventor/es: FUJIWARA, RYUHEI.
SE PROPORCIONA UN INTERRUPTOR ANALOGICO EN UN SINTETIZADOR DE CIRCUITO EN FASE CERRADA (PLL) UTILIZANDO CIRCUITOS DIGITALES DIRECTOS DE SINTETIZADOR (DDS), PARA ABRIR UN PLL. EL PLL SE CIERRA PARA HACER OPERATIVO EL CIRCUITO DDS Y UN DIVISOR DE FRECUENCIA FIJA SITUADO ENTRE UNA RANURA DE TIEMPO EN REPOSO DE CADA ESTRUCTURA MULTIPLEXORA DE DIVISION DEL TIEMPO (TDM). PARA EL RESTO DE LA ESTRUCTURA, EL OSCILADOR DE TENSION CONTROLADA SITUADO EN EL PLL SE MANTIENE EN UN "ESTADO SOSTENIDO".
CIRCUITO REGULADOR DE FASE.
(16/03/1995) Circuito regulador de fase en el que la salida de un primer comparador de fase (P1), en el que se compara la frecuencia real (IF) con la frecuencia de referencia (BF), está unida con la entrada de un primer regulador (R), cuya salida va unida con la entrada de un servooscilador (VCO), caracterizado porque la salida (A1) de un segundo regulador (MP) está unida con la entrada del servooscilador (VCO), porque la salida del servooscilador (VCO) está unida con la primera entrada de un segundo comparador de fase (P2), a cuya segunda entrada se alimenta la tensión de referencia (BF) y cuya salida va unida con la entrada (E) del segundo regulador (MP), porque el primer regulador (R) se separa del servooscilador (VCO) para el tarado automático…
(16/12/1994). Solicitante/s: ALCATEL CIT. Inventor/es: LANKAR, ANDRE, LALANNE, ALAIN.
EL PRESENTE INVENTO CONSISTE EN UN RELOJ DE MUY GRANDE ESTABILIDAD SINCRONIZADA SOBRE UNA SEÑAL DE SINCRONIZACION EXTERNA. EL RELOJ SINCRONIZADO RECIBE VARIAS SEÑALES DE SINCRONIZACION EXTERNA Y COMPRENDE UNOS MEDIOS (DA, DR) PARA ELABORAR UN MANDO DE SERVOMECANISMO ASOCIADO A CADA UNA DE LAS SEÑALES DE SINCRONIZACION EXTERNA. COMPRENDE IGUALMENTE UNA UNIDAD DE MANDO (UC) QUE PRODUCE LA SEÑAL DE MANDO DE UN GENERADOR DE RELOJ (GH) POR SELECCION DE UNO DE LOS MANDOS DEL SERVOMECANISMO QUE SIGUE UNOS CRITERIOS DE CALIDAD.