CIP-2021 : G06F 13/12 : utilizando hardware independiente del procesador central, p. ej. canal o procesador periférico.

CIP-2021GG06G06FG06F 13/00G06F 13/12[2] › utilizando hardware independiente del procesador central, p. ej. canal o procesador periférico.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

G06F 13/12 · · utilizando hardware independiente del procesador central, p. ej. canal o procesador periférico.

CIP2021: Invenciones publicadas en esta sección.

UN DISPOSITIVO CONTROLADOR DE INTERCONEXION.

(01/07/1987). Solicitante/s: STANDARD ELECTRICA, S.A..

DISPOSITIVO CONTROLADOR DE INTERCONEXION. COMPRENDE: UN CONTROLADOR DE TRASNPORTE DE DATOS QUE INCLUYE UN CONTROLADOR DE BUS DE COMUNICACION , UN MEDIO DE ALMACENAMIENTO Y UN MICROORDENADOR QUE INCLUYE UN MICROPROCESADOR CON UN BUS LOCAL ASOCIADO CON EL AL CUAL SE INTERCONECTAN UNA MEMORIA ROM , UNA MEMORIA DE ACCESO ALEATORIO RAM Y UNA PARTE DE PROGRAMA DE SERVICIO LOCAL ; MEDIOS PARA LA INTERCONEXION CON EL BUS ; MEDIOS PARA LA INTERCONEXION CON EL MICROPROCESADOR ; MEDIOS DE ALMACENAMIENTO DE UN PROGRAMA ESPECIFICO DE DISPOSITIVO; Y UN MICROPROCESADOR . TIENE APLICACION EN TERMINALES DE ORDENADOR, IMPRESORAS Y SIMILARES.

"UNA DISPOSICION DE CIRCUITO PARA EL CONTROL DE LA TRANSMISION SINCRONA DE DATOS".

(16/05/1984). Solicitante/s: VOEST-ALPINE AKTIENGESELLSCHAFT.

DISPOSICION DE CIRCUITOS PARA EL CONTROL DE LA TRANSMISION SINCRONA DE DATOS.LA DISPOSICION SE ENCUENTRA UBICADA ENTRE UNA UNIDAD EMISORA O RECEPTORA DE DATOS, TAL COMO UN ORDENADOR O UN TERMINAL , Y UN MODEM . LA DISPOSICION ESTA CONECTADA A LA UNIDAD EMISORA O RECEPTORA DE DATOS MEDIANTE UN ENLACE NORMALIZADO , TIPO V 24 O SIMILAR. LA SALIDA EN PARALELO DEL PROCESADOR, QUE TIENE UNA MEMORIA DE ALMACENAMIENTO INTERMEDIO DE DATOS, TAL COMO UN MICROORDENADOR CON UN GENERADOR PROPIO DE SINCRONISMO , ESTA CONECTADA DIRECTAMENTE AL MODEM.EN EL CASO DE ENLACE NORMALIZADO EN SERIE, EL PROCESADOR O EL MICROORDENADOR SE ENCUENTRA CONECTADO CON DICHO ENLACE MEDIANTE UN EMISOR-RECEPTOR ASINCRONO.

"UNA DISPOSICION DE CIRCUITO PARA EL CONTROL DE LA TRANSMISION CUASISINCRONA DE DATOS".

(16/05/1984). Solicitante/s: VOEST-ALPINE AKTIENGESELLSCHAFT.

DISPOSICION DE CIRCUITO PARA EL CONTROL DE LA TRANSMISION CUASISINCRONA DE DATOS.LA DISPOSICION ESTA COLOCADA ENTRE UNA UNIDAD EMISORA O RECEPTORA DE DATOS, TAL COMO UN ORDENADOR O UN TERMINAL , Y UN MODEM , Y CONTIENE UN PROCESADOR. LA SALIDA EN PARALELO DEL PROCESADOR O DE UN MICROPROCESADOR , PARA EL QUE ESTA PREVISTO DISPONER DE UN GENERADOR PROPIO DE SINCRONISMO EXACTO , CONTIENE CONEXIONES PARA LINEAS DE SEÑAL DEL MODEM POR LAS QUE SON APORTADAS AL PROCESADOR O AL MICROORDENADOR SEÑALES RELATIVAS AL ESTADO DE OCUPACION O A LA CALIDADDE LA TRANSMISION.

"UN APARATO DE TRATAMIENTO DE DATOS, PERFECCIONADO".

(01/02/1983). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

SISTEMA DE CONTROL JERARQUICO PARA REDES CENTRALIZADAS DE ORDENADORES Y DISPOSITIVOS PERIFERICOS. EL SISTEMA INCLUYE UNA UNIDAD DE CONTROL QUE PERMITE LA COMUNICACION ENTRE EL GRUPO DE ORDENADORES CENTRALES Y LA RED DE COMUNICACIONES A LA QUE ESTAN ENLAZADOS LOS DISPOSITIVOS PERIFERICOS. ESTA RED ESTA INTEGRADA, A EFECTOS DE ACCESO A LA UNIDAD DE CONTROL, POR VIAS DE CANAL QUE CONSTITUYEN GRUPOS DE VIAS, CADA UNO DE ELLOS CON UNA O MAS VIAS. EL SISTEMA ESTABLECE ASIGNACIONES DE GRUPO DE VIAS, E IGUALMENTE GRUPOS DE ACCESO DINAMICOS MULTIPLES.

UN TERMINAL ELECTRONICO DE DISTRIBUCION DE DOCUMENTOS.

(16/12/1982). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

TERMINAL ELECTRONICA PARA LA DISTRIBUCION DE DOCUMENTOS, CONTROLADO POR ORDENADOR, EN EL QUE LAS FUNCIONES DE ENTRADA DE DATOS, IMPRESION Y COMUNICACION SE REALIZAN POR MODULOS AUTONOMOS. CONSTA DE UN SISTEMA CENTRAL DE TRATAMIENTO QUE JUNTO CON SU MEMORIA SUPERVISA EL FUNCIONAMIENTO DEL SISTEMA; DE UNA MEMORIA DE TRATAMIENTO DE PERIFERICOS ; DE UN PRIMER ADAPTADOR ACOPLADO A UN DISPOSITIVO DE ENTRADA DE DATOS Y A UN DISPOSITIVO DE PREPARACION DE DOCUMENTOS; Y DE UN SEGUNDO ADAPTADOR ACOPLADO A UN DISPOSITIVO DE COMUNICACION DE DATOS. LOS ADAPTADORES INCLUYEN CADA UNO DE ELLOS UN ORDENADOR PARA TRATAR DATOS RECIBIDOS DE LOS DISPOSITIVOS ACOPLADOS. CADA ADAPTADOR ESTA ACOPLADO DIRECTAMENTE A LA MEMORIA DE TRATAMIENTO DE PERIFERICOS AL OBJETO DE ALMACENAR Y RECUPERAR DATOS, BAJO EL CONTROL DE UN CONTROLADOR DE TRATAMIENTO DE PERIFERICOS.

UN APARATO MEJORADO PARA TRANSFERIR ORDENES DE ENTRADA-SALIDA.

(16/05/1980). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

El presente invento crea medios para reducir el estado de sobrecarga de los adaptadores de entrada salida en cuanto a la aceptación de todas las órdenes de canal inmediatamente, sin un aumento importante en circuitos de almacenamiento intermedio o de control. Con el presente invento, una orden de canal puede ser tratada indistintamente como orden inmediata, la orden es admitida y ejecutada por el canal y el adaptador de entrada salida sin retardo.

UN MICROCONTROLADOR PARA CONTROLAR LA TRANSFERENCIA DE DATOS BIDIRECCIONAL.

(16/02/1980). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Un microcontrolador para controlar la transferencia de datos bidereccional entre una unidad de control y al menos una unidad exterior, que comprende: medios para almacenar instrucciones en una pluralidad de posiciones de memoria direccionables individualmente; medios de control que incluyen un descodificador de instrucciones; medios para transferir la siguiente instrucción desde dicha memoria a dicho descodificador cuando se está ejecutando la instrucción en curso, y medios para ejecutar la instrucción en curso en un ciclo de máquina que tiene una fase de entrada y una fase de salida.

UN METODO PARA RESERVA Y RECONEXION INDEPENDIENTE DE LA VIA DE TRANSMISION DE DATOS DE DISPOSITIVOS DE ENTRADA-SALIDA.

(01/01/1980) Un método para reserva y re conexión independiente de la vía de transmisión de datos de dispositivos de entrada-salida por unidades centrales de tratamiento que funcionan en un sistema de acceso de dispositivo compartido y unidades CPU múltiples, incluyendo el sistema unidades de control múltiples, incluyendo adicionalmente cada unidad de control dispositivos de acoplamiento múltiples canal-unidad de control y dispositivos de acoplamiento unidad de control-dispositivo, comunicando cada uno de los dispositivos de acoplamiento canal-unidad de control con una unidad CPU mientras cada dispositivo de acoplamiento unidad de control- dispositivo comunica con un dispositivo seleccionado, siendo…

UN ADAPTADOR DE CANAL A CANAL PARA INTERCONECTAR DISPOSITIVOS DE TRATAMIENTO DE DATOS.

(01/02/1979) Un adaptador de canal a canal para interconectar dispositivos de tratamiento de datos y que comprende: una pluralidad de polos o terminales, cada uno de los cuales está destinado a ser acoplado a un canal de entrada/salida de uno diferente de una pluralidad de ordenadores de datos; circuitos de transferencia de datos para proporcionar selectivamente diferentes interconexiones de transferencia de datos entre los polos; una pluralidad de mecanismos de control de polos acoplados individualmente a unos polos diferentes de los polos y cada uno de los cuales incluye circuitos para detectar la recepción de una cualquiera de una pluralidad de…

UN APARATO DE COMPENSACION DE DATOS DE BLOQUE.

(01/02/1979). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Un aparato de compensación de datos de bloque, en un sistema de tratamiento de datos que tiene una circuitería de bloque o "canal" para enviar datos a unos dispositivos de entrada/salida y recibir datos de los mismos y una unidad de memoria principal para almacenar los datos que se van a tratar, comprendiendo dicho aparato: una memoria compensadora de datos, para compensar los datos que se están transfiriendo entre la circuitería de bloque y la unidad de memoria principal, estando dicha memoria compensadora de datos eléctricamente estructurada para ofrecer columnas y filas de lugares de almacenaje de la anchura de una batería de bitios.

PERFECCIONAMIENTOS EN LOGICAS SECUENCIALES PROGRAMABLES.

(01/02/1978). Solicitante/s: COMPAGNIE INDUSTRIELLE DES TELECOMUNICATIONS C.-A.

Resumen no disponible.

PROCEDIMIENTO Y APARATO PARA EL PROCESO DE DATOS.

(01/11/1976). Solicitante/s: AMDAHL CORPORATION.

Resumen no disponible.

‹‹ · 2
Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .