CIP-2021 : G06F 1/12 : Sincronización de las diferentes señales de reloj.

CIP-2021GG06G06FG06F 1/00G06F 1/12[2] › Sincronización de las diferentes señales de reloj.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 1/00 Detalles no cubiertos en los grupos G06F 3/00 - G06F 13/00 y G06F 21/00 (arquitecturas de computadores con programas almacenados de propósito general G06F 15/76).

G06F 1/12 · · Sincronización de las diferentes señales de reloj.

CIP2021: Invenciones publicadas en esta sección.

Método y sistema para generación de señal multipunto con portadoras locales sincronizadas en fase.

(03/04/2019) Un método para distribuir señales sinusoidales, que comprende: aplicar señales sinusoidales de primera y segunda entrada con frecuencia portadora f a las entradas primera y segunda, respectivamente, de un sistema que comprende una primera red de árbol acoplada a la primera entrada y una segunda red de árbol acoplada a la segunda entrada, teniendo la primera red de árbol una pluralidad de ramas y la segunda red de árbol que tiene una pluralidad de ramas , el sistema tiene una pluralidad de pares de nodos, cada uno de los cuales incluye un primer nodo en una rama de la primera red de árboles y un segundo nodo en una rama de la segunda red de árbol, estando cada par de nodos de la pluralidad de pares de nodos en una ubicación diferente y en donde los primeros nodos de…

Aparato y método de compensación de desfase de reloj.

(19/02/2014) Circuito de sincronización para resincronizar datos desde un reloj de entrada a un reloj de salida, estando caracterizado el circuito porque presenta: un primer circuito de retención transparente que recibe los datos y se activa mediante impulsos de reloj por medio del reloj de entrada; un segundo circuito de retención transparente que recibe datos desde el primer circuito de retención transparente y se activa mediante impulsos de reloj por medio de un reloj de salida retardado, siendo el reloj de salida retardado una versión retardada del reloj de salida; y un circuito de retención de salida que recibe datos desde el segundo circuito de retención transparente…

Método de intercambio de información entre unidades digitales en un sistema distribuido.

(02/05/2012) Método de intercambio de información entre unidades digitales en un sistema distribuido, comprendiendo dicho sistema distribuido una unidad maestra que tiene un tiempo de ciclo de reloj maestro nominal y al menos una unidad esclava que tiene un tiempo de ciclo de reloj esclavo nominal, comprendiendo dicho método: - transferir desde dicha unidad maestra una trayectoria determinada a dicha unidad esclava, comprendiendo 5 dicha transferencia: - muestrear en dicha unidad maestra dicha trayectoria determinada cada paso de tiempo maestro para obtener muestras maestras; - transmitir dichas muestras maestras desde dicha unidad maestra a dicha unidad esclava; - recibir dichas muestras maestras en dicha unidad esclava en…

ACTIVACIÓN SELECTIVA DE DISPOSITIVOS DE RF.

(09/06/2011) Método que es para activar un dispositivo y comprende los pasos de: recibir un código de activación , teniendo el código de activación un campo de longitud y un campo de máscara , incluyendo el campo de máscara un valor de máscara; caracterizado por: el hecho de que el campo de longitud especifica una longitud del campos de máscara hasta un bit final del valor de máscara; comparar el campo de longitud con el valor de longitud almacenado para determinar si el campo de longitud satisface un criterio predefinido; comparar el valor de máscara del campo de máscara con un valor de activación almacenado si el campo de longitud satisface el criterio predefinido; y activar…

RELOJ SIN INTERRUPCIONES.

(10/03/2011) La unidad que comprende: una fuente de reloj (CLK1, CLK2) para generar una señal de fuente de reloj (CLK10, CLK20), un primer puerto (BD11, BD21) para comunicarse con una línea de reloj interno (ICLK) y un segundo puerto (BD12, BD22) para comunicarse con una línea de reloj del sistema (SCLK), un dispositivo de bucle de bloqueo de fase (P1, P2) que tiene una característica predeterminada y que sirve para generar una señal de reloj (CLKP1), una sección lógica (MS) para la comunicación con un bus de lógica (L-BUS), la sección lógica determina si la unidad está dedicada como maestra o esclava, caracterizada porque el dispositivo de bucle de bloqueo de fase (P1, P2) genera una señal de reloj (CLKP1, CLKP2), que es derivada desde una señal de reloj sobre la línea de reloj interno (ICLK) o desde la fuente…

SISTEMA Y METODO PARA COMPENSAR UNA OBLICUIDAD ENTRE UNA PRIMERA SEÑAL DE RELOJ Y UNA SEGUNDA SEÑAL DE RELOJ.

(16/08/2007). Ver ilustración. Solicitante/s: HEWLETT-PACKARD DEVELOPMENT COMPANY, L.P.. Inventor/es: ADKISSON,RICHARD W.

Sistema y método para compensar la oblicuidad en un sincronizador programable de reloj para efectuar la transferencia de datos entre unos primeros circuitos dispuestos en un primer dominio de reloj y unos segundos circuitos dispuestos en un segundo dominio de reloj. En una realización del sistema, se proporciona un detector de fase para detectar una fase entre la primera y segunda señales de reloj. Un detector del estado de oblicuidad, dispuesto en comunicación con el detector de fase, es capaz de funcionar para generar una señal de estado de oblicuidad que rastrea una relación de fase entre las señales de reloj. Un generador de señales de control del sincronizador responde a la señal de estado de oblicuidad generando al menos una señal de control para compensar la oblicuidad entre la primera señal de reloj y la segunda señal de reloj.

AJUSTE DE FASE DE RELOJ ENTRE CIRCUITOS DE RELOJ DUPLICADOS.

(16/10/2000). Solicitante/s: AT&T CORP.. Inventor/es: BORTOLINI, JAMES ROBERT.

SEÑALES DE DISPOSICION DE POTENCIA DE FUGA ENTRE DOS SUBSISTEMAS DE MEDICION DE TIEMPO PARA AJUSTAR LA RELACION DE FASE ENTRE LOS SUBSISTEMAS DE MEDICION DE TIEMPO. EN UN SISTEMA DE MEDICION DE TIEMPO DE RESERVA, UNA SEÑAL DE DISPOSICION DEL SISTEMA DE MEDICION DE TIEMPO DE RESERVA SE USA PARA COMENZAR EL CONTADOR, Y LA SEÑAL DE DISPOSICION DEL SISTEMA DE MEDICION DE TIEMPO ACTIVO SE USA PARA PARAR EL CONTADOR. EL RETRASO DEBIDO A LOS CONDUCTORES, RECIBIDORES Y LOS CABLES DE INTERCOMUNICACION ESTA ECHO PARA SER UN NUMERO ENTERO DE CUENTAS (CUENTA NOMINAL) DEL CONTADOR. CUALQUIER DIFERENCIA ENTRE EL CONTENIDO DEL CONTADOR Y LA CUENTA NOMINAL REPRESENTA LA DIFERENCIA EN FASE ENTRE EL SUBSISTEMA DE MEDICION DE TIEMPO DE RESERVA Y EL SUBSISTEMA DE MEDICION DE TIEMPO ACTIVO. EL SUBSISTEMA DE MEDICION DE TIEMPO DE RESERVA SE AJUSTA PARA ELIMINAR ESTA DIFERENCIA DE FASE MEDIANTE LA ELIMINACION DE LA DIFERENCIA ENTRE LA CUENTA NOMINAL Y EL CONTENIDO DEL CONTADOR.

DISPOSICION DE CIRCUITO PARA LIBERACION DE PERTURBACION DE UNA SEÑAL DE MARCOS DE IMPULSOS.

(16/01/1998). Solicitante/s: SIEMENS AG. Inventor/es: PREY, GERHARD, ING.GRAD, LEITOL, STEFAN, DIPL.-ING.

LA SEÑAL DE MARCOS DE IMPULSO, QUE APARECE SEGUN UNA CANTIDAD PREVIAMENTE DADA DE IMPULSOS (CLK) DE INTERVALO, SE CEDE A PARTIR DE UN CONTADOR (CT), QUE SE CONECTA POSTERIORMENTE POR MEDIO DEL FLANCO DE CAIDA DE INTERVALO Y SUMINISTRA EN EL EXTREMO DE MARCO DE IMPULSOS UNA SEÑAL ADICIONADA A TRAVES DE UN MIEMBRO (VZ) DE RETARDO COMO SEÑAL DE RECUPERACION. SE HA PREVISTO ADEMAS UNA ETAPA (BK) DE BASCULACION BIESTABLE, QUE SE CONECTA CON EL FLANCO DE SUBIDA DEL INTERVALO. COMO SEÑAL DE ENTRADA SE ADICIONA LA SEÑAL DE SALIDA DEL CONTADOR. SU SEÑAL DE SALIDA ES LA SEÑAL DE MARCO DE IMPULSO LIBRE DE PERTURBACIONES (FSO).

DISPOSICION DE CIRCUITO PARA LIBERACION DE PERTURBACION DE UNA SUCESION DE IMPULSOS DE SEÑAL DE INTERVALO.

(16/01/1998). Solicitante/s: SIEMENS AG. Inventor/es: PREY, GERHARD, ING.GRAD, LEITOL, STEFAN, DIPL.-ING.

LA INVENCION SE REFIERE A UN CIRCUITO (G1, G2) DE APOYO, AL QUE SE GUIA UNA SUCESION (CLK) DE IMPULSOS DE INTERCALO Y QUE DISPONE DE UNA INTERCEPCION DE IMPULSO Y SE ELABORA EN EL SALTO DE POTENCIAL QUE APARECE EN EL EXTREMO DEL IMPULSO DE FORMA INDEPENDIENTE DE SU ALTURA REAL EN LA ALTURA DE AMPLITUD DE IMPULSO EN LA SALIDA DEL CIRCUITO. EL VALOR DE POTENCIAL OBTENIDO SE MANTIENE INDEPENDIENTE DE OTRO DESARROLLO DE POTENCIAL EN LA ENTRADA PARA UN TENSION DE TIEMPO DETERMINADA POR MEDIO DE UN MIEMBRO (VZ) DE RETARDO, HASTA LA ATENUACION EVENTUAL DE LAS PERTURBACIONES.

DISPOSICION PARA LA SINCRONIZACION DE DOS APARATOS TRABAJANDO A INTERVALOS.

(01/05/1997). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: KORBACHER, RICHARD, DIPL.-ING.

EN APARATOS ACOPLADOS TRABAJANDO A INTERVALOS, POR RAZONES DE SEGURIDAD SE DESEA UNA SINCRONIZACION IDENTICA DE FASE. ESTA SINCRONIZACION SE CONSIGUE A TRAVES DE DOS CIRCUITOS DE REGULACION DE FASE EN AMBOS APARATOS, QUE ESTAN UNIDOS Y CONFIGURADOS DE UNA FORMA DETERMINADA DE ACUERDO CON LA INVENCION.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .