CIP-2021 : G06F 5/00 : Métodos o disposiciones para la conversión de datos, sin modificación del orden o del contenido de datos tratados.

CIP-2021GG06G06FG06F 5/00[m] › Métodos o disposiciones para la conversión de datos, sin modificación del orden o del contenido de datos tratados.

G06F 5/01 · para el desplazamiento, p. ej. la justificación, el cambio de escala, la normalización.

G06F 5/06 · para modificar la velocidad del caudal de datos, es decir, regularización de la velocidad.

G06F 5/08 · · que tienen una secuencia de posiciones de almacenamiento, no siendo accesibles las intermedias para las operaciones de puesta o salida de cola, p. ej que utilizan un registro de desplazamiento.

G06F 5/10 · · que tienen una secuencia de posiciones de almacenamiento, siendo cada una de ellas accesible de manera individual tanto para para las operaciones de puesta como de salida de cola, p. ej que utilizan memorias de acceso aleatorio (RAM).

G06F 5/12 · · · Medios para monitorizar el nivel de llenado; Medios para la resolución de conflictos, p. ej. entre operaciones simultáneas de puesta y salida de cola.

G06F 5/14 · · · · para el manejo de situaciones de desbordamiento o subdesbordamiento, p. ej, indicadores de lleno o vacío.

G06F 5/16 · · Sistemas multiplexados, p. ej. que utilizan dos o más dispositivos similares a los que se accede alternadamente para operaciones de puesta y salida de cola, p. ej. memorias intermedias ("buffers") de tipo ping-pong.

CIP2021: Invenciones publicadas en esta sección.

Método de formalización y estructuración de información multinivel y multiestructural y aparato asociado.

(09/05/2019) Un método para estructurar información que comprende información digital, comprendiendo dicho método: analizar un archivo de información digital original para determinar cuántos elementos de datos se incluyen en el archivo de información digital, y un valor de información original asociado con cada elemento de datos de este tipo, y por lo tanto una cantidad de información original y un valor de información original asociados con el archivo de información digital original; aplicar un proceso de manipulación inicial al archivo de información digital original para formar un primer archivo de información digital resultante, y aplicar un proceso de manipulación posterior al primer archivo de información digital resultante para formar un segundo…

Disposición y procedimiento para la visualización de diseños decorativos en un espacio virtual.

(17/12/2014) Disposición para la visualización de diseños decorativos, especialmente diseños decorativos de madera, con al menos un beamer como proyector de imágenes , especialmente un beamer LCD o DLP, y con una superficie de proyección física que comprende diferentes áreas parciales , en donde el al menos un proyector de imágenes está provisto de un control que está realizado de tal forma que en las áreas parciales de la superficie de proyección se pueden visualizar diferentes diseños decorativos que mediante el control pueden seleccionarse de un grupo de diferentes diseños decorativos, comprendiendo el grupo de diferentes diseños decorativos especialmente diseños decorativos obtenidos por…

MODULO DE ADQUISICION DE DATOS DE BAJO CONSUMO POLIVALENTE.

(27/09/2010) Módulo de adquisición de datos de bajo consumo polivalente. El dispositivo para la adquisición de datos comprende medios capaces de recibir señales procedentes de al menos un dispositivo de medida y al menos dos tipos diferentes, medios capaces de almacenar datos relacionados con dichas señales, al menos un microcontrolador, medios capaces de establecer una comunicación entre dicho dispositivo y otros dispositivos externos al mismo, medios de alimentación. Por su parte, el método para la adquisición de datos comprende las etapas de provisión de un dispositivo para la adquisición de datos como el de la invención y la configuración del dispositivo e inicio de la adquisición de datos, seleccionando, dependiendo del tipo de señal o señales a adquirir, el canal de dicho…

CIRCUITO INTEGRADO SINCRONIZADOR DE DATOS ENTRE REDES.

(01/03/1999). Ver ilustración. Solicitante/s: TELEFONICA DE ESPAÑA, S.A.. Inventor/es: CONESA LAREO,JOSE LUIS, MATEOS BORREGO,PEDRO, PEÑA MELIAN,JESUS.

CIRCUITO INTEGRADO SINCRONIZADOR DE DATOS ENTRE REDES, QUE CONSISTE EN UN GENERADOR DE TEMPORIZACIONES Y DOS SINCRONIZADORES DE DATOS IDENTICOS (21 Y 22), SINCRONIZANDO DOS ENLACES DE ENTRADA DE DATOS REMOTOS (9 Y 11) CON RESPECTO AL RELOJ LOCAL , GENERANDO POR CADA ENLACE DE DATOS DE ENTRADA DOS SALIDAS SINCRONIZADAS (7 Y 8) Y (3 Y 4) CON EL RELOJ LOCAL, UNA CON RESPECTO AL FLANCO DE SUBIDA DE DICHO RELOJ Y LA OTRA CON RESPECTO AL FLANCO DE BAJADA, CONTANDO CON TRECE PINES OCUPADOS CONSTITUTIVOS DE UN CIRCUITO INTEGRADO DE LOS CUALES CINCO SON ENTRADA, CUATRO SON SALIDAS, DOS SON DE ALIMENTACION Y LOS OTROS DOS DE MASA.

APARATO PROCESADOR DE IMAGENES.

(16/01/1999) UN OBJETO DE LA PRESENTE INVENCION ES PROPORCIONAR UN VTR DIGITAL EN DONDE , SIN INCREMENTAR LA TASA DE LA TRANSMISION DE UNA MEMORIA DE IMAGEN Y UN BUS DE DATOS RECTIFICADO PARA ELLO, SE PUEDA REALIZAR UN PROCESO DE CODIFICACION Y DECODIFICACION DE CORRECCION DE DOBLE ERROR. PARA CONSEGUIR ESTE OBJETO, SE PROPORCIONA UNA MEMORIA (DE TERMINAL) DE ENTRADA Y (DE TERMINAL) DE SALIDA 240 PARA EL ALMACENAMIENTO DE DATOS DE IMAGEN, DE ACUERDO CON UNOS FORMATOS (DE TERMINAL) DE ENTRADA Y (DE TERMINAL) DE SALIDA, Y UNA MEMORIA DE GRABACION Y REPRODUCCION 250 PARA ALMACENAR LA IMAGEN DE ACUERDO CON UN FORMATO DE IMAGEN. PARA LA MEMORIA (DE TERMINAL) DE ENTRADA Y (TERMINAL) DE SALIDA 240, POR MEDIO DE BUS (DE TERMINAL) DE ENTRADA Y (TERMINAL) DE SALIDA…

CORRECCION DE RESIDUOS DE BIT EN RECEPTORES DLC.

(16/07/1997). Solicitante/s: ADVANCED MICRO DEVICES INC.. Inventor/es: MEHTA, MAYUR M.

SE DIFUNDE UN RECEPTOR DE CONTROLADOR DE ENLACE DE DATOS, QUE INCLUYE UNA SERIE DE REGISTROS DE DESPLAZAMIENTO Y UN CONTADOR DE BIT QUE ESTIMA EL NUMERO DE BITS RECIBIDOS. CUANDO SE RECIBE UN EXTREMO DE CARACTER DE UNIDAD DE INFORMACION, EL VALOR EN EL CONTADOR DE BIT QUE REPRESENTA EL RESIDUO DE BIT SE SUMINISTRA A UN CONTADOR DE AJUSTE DE BIT. EL CONTADOR DE AJUSTE DE BIT SE EMPLEA PARA CONTROLAR EL FUNCIONAMIENTO DEL REGISTRO DE DESPLAZAMIENTO QUE CONTIENE EL RESIDUO DE BIT DURANTE UNA OPERACION DE AJUSTE DE BYTE, EN UNA FORMA QUE PERMITE AL REGISTRO DE DESPLAZAMIENTO QUE CONTIENE EL RESIDUO DE BIT, SER SINCRONIZADO HASTA QUE EL VALOR EN EL CONTADOR DE AJUSTE DE BIT SEA INDICATIVO DEL NUMERO DE BITS EN UN BYTE DEFINIDO. POR LO TANTO, EL RESIDUO DE BIT SE DESPLAZA SERIALMENTE HASTA QUE SE RELLENA EL BIT MAS SIGNIFICATIVO DEL REGISTRO DE DESPLAZAMIENTO. ADEMAS, SE FACILITA UN MECANISMO PARA CARGAR CEROS DENTRO DEL REGISTRO DE DESPLAZAMIENTO DURANTE LA OPERACION DE AJUSTE DE BYTE.

PERFECCIONAMIENTOS EN CIRCUITOS LOGICOS COMBINATORIOS.

(01/01/1979). Solicitante/s: WESTERN ELECTRIC COMPANY INCORPORATED.

Perfeccionamientos en circuitos lógicos combinatorios, especialmente circuitos para contar el número de unos binarios en una palabra digital de x bitios, donde x es el número de bitios en dicha palabra, cuyo circuito comprende una pluralidad de puertas para realizar funciones lógicas y aseverar el número de unos en la palabra, caracterizados porque el circuito comprende circuitería para dividir la palabra en un primer y un segundo segmentos, un primer contador para generar una primera salida digital indicativa del número de unos en el primer segmento, un segundo contador para generar una segunda salida digital indicativa del número de unos en el segundo segmento, y un adicionador para añadir la primera y la segunda salidas digitales.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .