CIP-2021 : G06F 13/362 : con control centralizado de acceso.

CIP-2021GG06G06FG06F 13/00G06F 13/362[3] › con control centralizado de acceso.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

G06F 13/362 · · · con control centralizado de acceso.

CIP2021: Invenciones publicadas en esta sección.

Solución Ethernet universal.

(02/10/2019) Un circuito integrado monolítico , que comprende: al menos un núcleo de procesador de aplicaciones utilizable para ejecutar una aplicación industrial y código de conectividad/gestión Ethernet, incluyendo código de conectividad/gestión Ethernet estándar y código de conectividad/gestión Ethernet industrial; un módulo de procesamiento en tiempo real configurado para soportar una pluralidad de capas de enlace de datos Ethernet industriales; una interfaz configurada para ser acoplada a una memoria externa no volátil desde la cual el al menos un núcleo de procesador de aplicaciones está configurado para ejecutar procesamiento in situ; y RAM en chip que tiene…

Sistema de transmisión y recepción de datos.

(10/04/2019) Un sistema de comunicación que comprende: módulos esclavos configurados para enviar una señal de respuesta correspondiente a una señal de solicitud recibida desde un módulo maestro , y enviar un mensaje de solicitud de procesamiento de prioridad de datos al módulo maestro , en donde los módulos esclavos están conectados a un primer bus serie y a un segundo bus serie ; y el módulo maestro se conecta a los módulos esclavos a través del primer bus serie y del segundo bus serie , en donde el módulo maestro se configura además para: estar en un modo de recolección de datos secuencial, en donde el modo de recolección de datos secuencial que representa…

Método para configurar automáticamente una ID en una comunicación en anillo UART.

(01/02/2017) Un método para configurar automáticamente ID en comunicación de anillo UART en la que se forma una maestra y se forma una pluralidad de esclavas en una red tipo anillo, el método se caracteriza por: Inicializar la maestra para generar una ID maestra (etapa de inicialización); recibir, mediante la pluralidad de esclavas (11 ~ 14), la ID maestra, configurando sus propios ID al agregar la ID maestra a un valor de referencia y generar el ID fijo (etapa de configuración de ID esclava); cambiar, mediante la pluralidad de esclavas (11 ~ 14), su propia ID basado en si su propia ID es igual que la ID recibida, recibir, por la maestra , las ID generadas por la pluralidad de esclavas (11 ~ 14) y cambiar un valor actualmente más alto de ID de esclava almacenados en la maestra en respuesta a valores de ID…

Arbitrador de espacio de datos.

(14/09/2016). Solicitante/s: MICROCHIP TECHNOLOGY INCORPORATED. Inventor/es: CATHERWOOD,MICHAEL I, DESAI,ASHISH.

Un procesador digital, que comprende: un bus maestro (110; M0) por defecto que tiene una prioridad más alta en un modo por defecto; una pluralidad de buses maestros (105, 115; M1, M2, M3, M4) secundarios que tienen prioridades asociadas, en el que la pluralidad de buses maestros (105, 115; M1, M2, M3, M4) secundarios tienen una relación de prioridad predeterminada entre sí; estando el procesador digital caracterizado por un arbitrador de espacio de datos, en el que el arbitrador de espacio de datos es programable en un modo no por defecto para elevar una prioridad de cualquiera de dichos buses maestros (105, 115; M1, M2, M3, M4) secundarios para que tenga una prioridad más alta que la prioridad del bus maestro (110; M0) por defecto mientras mantiene la relación de prioridad predeterminada a únicamente aquellos buses maestros (105, 115; M1, M2, M3, M4) secundarios para los que el nivel de prioridad también se ha elevado por encima de la prioridad del bus maestro (110; M0) por defecto.

PDF original: ES-2606128_T3.pdf

Establecimiento de llamada de telecomunicación de medios mixtos.

(18/03/2016). Ver ilustración. Solicitante/s: 3G Licensing S.A. Inventor/es: CROOK,MICHAEL DAVID STANMORE.

Estación móvil apta para videotelefonía en respuesta a una interrupción de una llamada en curso de telecomunicaciones de medios mixtos, comprendiendo la estación móvil: - una interfaz de radiofrecuencia configurada para comunicar por medio de una red de telecomunicaciones de radio; - un transmisor configurado para transmitir datos que llevan por lo menos un primer y un segundo medios a una estación móvil remota durante una primera llamada de telecomunicaciones de medios mixtos; - un procesador en comunicación con la interfaz de radiofrecuencia configurado para recibir una indicación de que la transmisión de datos a la estación móvil remota en la primera llamada de telecomunicaciones de medios mixtos está siendo interrumpida; - estando el procesador además configurado, en respuesta a la indicación, para iniciar una segunda llamada a la estación móvil remota, no soportando la segunda llamada los segundos medios.

PDF original: ES-2564177_T3.pdf

Método de control de acceso a medios para un sistema de bus y un dispositivo de comunicaciones.

(10/06/2013) Método de control de acceso a medios, para el control de un acceso de una estación participante de unsistema de bus a un segundo canal del sistema de bus , utilizado conjuntamente por una pluralidad deestaciones participantes , en donde un primer canal de la estación participante se libera durante, almenos, un intervalo de liberación (ΔT1, ΔT2, ΔT3, ΔT4, ΔT5) para el acceso exclusivo a un primer canal , endonde un comienzo (ta1, ta2, ta3, ta4, ta5) del intervalo de liberación (ΔT1, ΔT2, ΔT3, ΔT4, ΔT5) es determinado por laestación participante mediante…

Procedimiento para la transmisión de datos entre estaciones de usuarios de un sistema de bus.

(10/05/2013) Procedimiento para la transmisión de datos (b1) entre estaciones de usuarios de un sistema de bus através de un primer canal del sistema de bus utilizado en común por varias estaciones de usuarios , enel que se transmiten datos (b2) adicionalmente al primer canal también a través del un segundo canal utilizado por varias estaciones de usuarios , en el que primeros datos (b1) a transmitir a través del primer canal y segundos datos (b2) a transmitir a través del segundo canal son transmitidos a través de una línea deseñalización común , caracterizado porque el acceso al segundo canal es controlado de tal manera que elsegundo canal solamente se libera dentro del intervalo de liberación (DT1, DT2, DT3, DT4,…

MÓDULO DE ENTRADAS Y SALIDAS PARA SISTEMAS DE MONITORIZACIÓN Y CONTROL DE VEHÍCULOS FERROVIARIOS.

(08/02/2013) Módulo de entradas y salidas para sistemas de monitorización y control de vehículos ferroviarios, constituido por una placa de conexiones que presenta unas ranuras de conexión rápida para la interconexión de una tarjeta de control y comunicaciones, una tarjeta de alimentación y una serie de tarjetas de entradas y salidas; en donde la placa de conexiones presenta un bus de comunicaciones SPI (Interfaz periférico serial) mediante el cual un controlador maestro ubicado en la tarjeta de control y comunicaciones se comunica selectivamente con unos controladores esclavos ubicados en respectivas tarjetas de entradas y salidas.

MÓDULO DE ENTRADAS Y SALIDAS PARA SISTEMAS DE MONITORIZACIÓN Y CONTROL DE VEHICULOS FERROVIARIOS.

(17/01/2013). Ver ilustración. Solicitante/s: CAF POWER & AUTOMATION, S.L.U. Inventor/es: SISTIAGA SAMSO,Aitor, RABANO RUBIO,Francisco Javier.

Módulo de entradas y salidas para sistemas de monitorización y control de vehículos ferroviarios, constituido por una placa de conexiones que presenta unas ranuras de conexión rápida para la interconexión de una tarjeta de control y comunicaciones, una tarjeta de alimentación y una serie de tarjetas de entradas y salidas; en donde la placa de conexiones presenta un bus de comunicaciones SPI (Interfaz periférico serial) mediante el cual un controlador SPI maestro ubicado en la tarjeta de control y comunicaciones se comunica selectivamente con. unos controladores SPI esclavos ubicados en respectivas tarjetas de entradas y salidas.

CONMUTADOR DE DIRECCIÓN NO BLOQUEANTE CON COLAS SUPERFICIALES POR AGENTE.

(17/03/2011) Un sistema que comprende: una pluralidad de agentes (12A-12D); una interconexión ; y un conmutador acoplado a la pluralidad de agentes y a la interconexión, en el que e conmutador comprende una pluralidad de ubicaciones de almacenamiento (30A-30B), y en el que la pluralidad de ubicaciones de almacenamiento se configuran para almacenar una pluralidad de solicitudes transmitidas por la pluralidad de agentes al conmutador, y en el que el conmutador se configura para arbitrar entre la pluralidad de solicitudes almacenadas en la pluralidad de ubicaciones de almacenamiento, y en el que el conmutador se configura para transmitir en la interconexión…

ESQUEMA DE ARBITRAJE DE ACCESO A BUS.

(09/03/2010) Un sistema de procesamiento, que comprende: un bus ; una pluralidad de procesadores acoplados al bus; y un árbitro de bus configurado para asignar una ponderación de segundo nivel a uno o más de los procesadores y para conceder de manera secuencial acceso al bus al uno o más procesadores que presentan una ponderación de segundo nivel durante una parte inicial de un intervalo de bus en base a las ponderaciones de segundo nivel asignadas, estando configurado además el árbitro de bus para conceder acceso al bus a uno cualquiera de los procesadores durante la parte inicial del intervalo de bus como respuesta a una solicitud…

PROCEDIMIENTO Y DISPOSITIVO PARA TRANSMITIR PAQUETES DE DATOS.

(01/02/2000). Solicitante/s: ALCATEL. Inventor/es: KAUFFERT, UWE.

TRANSMISION COMPLETA AL MENOS DE UN PAQUETE DE DATOS EN EL ESPACIO DE TIEMPO, EN DONDE EL PROCESADOR EN EL CASO DE TRAMITACION DE UN MANDO U ORDEN NO SE APOYA SOBRE EL BUS DATOS/DIRECCION. UN MEDIO DE CONTROL ES INDICADO A TRAVES DE UNA SEÑAL, DANDO A CONOCER QUE EL PROCESADOR, QUE TRABAJA DE FORMA ACTUAL PARA LA CUMPLIMENTACION DE LA ORDEN, EN UN ESPACIO DE TIEMPO NO SE BASA EN EL BUS DATOS/DIRECCION. CON ELLO SE COMPARA, SI EN ESE ESPACIO DE TIEMPO AL MENOS UN PAQUETE DE DATOS PUEDE SER TRANSMITIDO COMPLETAMENTE. EN EL CASO AFIRMATIVO, SE COMIENZA DE FORMA INMEDIATA CON LA TRANSMISION DE DATOS. APROVECHAMIENTO OPTIMIZADO DE LA CAPACIDAD DEL COMPUTADOR.

PROCEDIMIENTO PARA EL FUNCIONAMIENTO DE UN SISTEMA DE TRANSMISION DE DATOS.

(01/10/1999). Ver ilustración. Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: BUHLER, REINER, DOBRICH, UDO.

LA INVENCION SE REFIERE A UN PROCEDIMIENTO DE OPERACION DE UN SISTEMA DE TRANSMISION DE DATOS CON UNA PLURALIDAD DE ABONADOS UNIDOS ENTRE SI MEDIANTE UNA LINEA DE BUS COMUN Y UNO SOLO DE LOS CUALES SE ENCUENTRA EN POSESION DEL DERECHO DE ACCESO AL BUS EN UN MOMENTO DETERMINADO Y CONTROLA LA TRANSMISION DE DATOS POR EL BUS CON MENSAJES DE LLAMADA SIMULTANEOS DIRIGIDOS A OTROS VARIOS ABONADOS . LOS TIEMPOS DE REACCION DE LOS ABONADOS LLAMADOS ESTAN DETERMINADOS. LOS ABONADOS LLAMADOS ESTAN PARAMETRIZADOS DE MANERA QUE DEN POR RECIBIDO O CONTESTEN AL MENSAJE DE LLAMADA CON MENSAJES DE RESPUESTA DENTRO DE LA SECUENCIA DE SUS TIEMPOS DE REACCION. LA INVENCION SE APLICA EN BUSES DE CAMPO EN LA TECNOLOGIA DE LA AUTOMATIZACION.

ORDENADOR PERSONAL CON ARBITRAJE DEL BUS LOCAL.

(01/10/1998) LA INVENCION SE REFIERE A ORDENADORES PERSONALES, Y MAS PARTICULARMENTE A LOS ORDENADORES PERSONALES EN LOS QUE SU RENDIMIENTO SE MEJORA HACIENDO POSIBLE EL ARBITRAJE DEL CONTROL SOBRE UN BUS DEL PROCESADOR LOCAL ENTRE UNA PLURALIDAD DE DISPOSITIVOS MAESTROS ACOPLADOS DIRECTAMENTE AL BUS DEL PROCESADOR LOCAL. EL SISTEMA DE ORDENADOR PERSONAL DE ACUERDO CON ESTA INVENCION TIENE UN BUS DE DATOS DEL PROCESADOR LOCAL DE ALTA VELOCIDAD; UN BUS DE DATOS DE ENTRADA / SALIDA; AL MENOS DOS DISPOSITIVOS MAESTROS ACOPLADOS DIRECTAMENTE AL BUS DEL PROCESADOR LOCAL; Y UN CONTROLADOR DE LA INTERFACE DEL BUS ACOPLADO DIRECTAMENTE AL BUS DEL PROCESADOR LOCAL Y DIRECTAMENTE…

PROCEDIMIENTO DE DESBLOQUEO DE UN SISTEMA MULTIPROCESADOR MULTIBUS.

(16/11/1996). Solicitante/s: ALCATEL CIT. Inventor/es: LALLEMENT, PHILIPPE.

EL CAMPO DEL INVENTO ES EL DE LOS SISTEMAS MULTIPROCESADORES DEL TIPO QUE CONSTAN DE AL MENOS UN MODULO DE TRATAMIENTO CONSTITUIDO POR PROCESADORES CONECTADOS A UN BUS PRINCIPAL, O DE VARIOS MODULOS DE TRATAMIENTO QUE SE COMUNICAN ENTRE SI A TRAVES DE ACOPLADORES DE BUS. EL OBJETIVO ES EL DE PROPORCIONAR UN SISTEMA DE DESBLOQUEO DE BUS MEDIANTE UN PROCESO PERFECTAMENTE DOMINADO QUE PERMITE UN DESBLOQUEO PROGRESIVO E ITERATIVO DE UN SISTEMA MULTIBUS QUE SUFRE UN BLOQUEO GENERAL. SEGUN EL INVENTO, EL PROCEDIMIENTO CONSISTE EN CONFIAR A UNA TARJETA ESPECIFICA DE DESBLOQUEO UNA FUNCION DE DETECCION DE UN BLOQUEO DEL MODULO Y UNA FUNCION DE LIBERACION DEL BUS DE DICHO MODULO, CONSISTIENDO DICHA FUNCION DE LIBERACION DEL BUS EN EMITIR UNA SEÑAL UNICA DE DESCONGESTION , PROVOCANDO A TODOS LOS PROCESADORES DEL MODULO, POR UNA PARTE, UNA INHIBICION DEL SISTEMA DE ASIGNACION DE BUS (QUE FUNCIONA POR SELECCION DE LAS DEMANDAS DE ACCESO SIMULTANEAS ), Y, POR OTRA, LA ANULACION DE LA SEÑAL DE CONTROL DE BUS.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .