UN MECANISMO DE RETENCION DEL CONTROL PROGRAMABLE.

Un mecanismo de retención de control programable en un sistema de tratamiento de datos que incluye diversos elementos de flujo de datos para tratar señales de datos,

un equipo de memoria para almacenar instrucciones y datos, un registro de instrucciones para recibir instrucciones almacenadas del equipo de memoria, y circuitos de control acoplados al registro de instrucciones para controlar los elementos de flujo de datos y la lectura de instrucciones del equipo de memoria, caracterizado porque dicho mecanismo de retención de control programable comprende : al menos un circuito de retención que tiene una entrada de datos para recibir una señal de datos binarios, una entrada de carga para recibir una señal de carga para hacer que la señal de datos binarios sea cargada en el circuito de retención y una salida para proporcionar una señal de control para el sistema de tratamiento de datos circuitos de acoplamiento para conectar la entrada de datos de cada uno de los circuitos de retención a una posición de bitio predeterminada del registro de instrucciones y circuitos de control de carga acoplados al registro de instrucciones y que responden a la aparición en el mismo de una instrucción que tiene un código de operación predeterminado para suministrar una señal de carga a la entrada de carga de al menos uno de los circuitos de retención, determinado la posición de bitio predeterminada de la instrucción el valor binario cargado en el circuito de retención.

Tipo: Resumen de patente/invención.

Solicitante: INTERNATIONAL BUSINESS MACHINES CORPORATION.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: ARMONK, N.Y. 10504.

Fecha de Solicitud: 18 de Junio de 1979.

Fecha de Publicación: .

Fecha de Concesión: 16 de Enero de 1980.

Clasificación Internacional de Patentes:

  • G06F9/30 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › G06F 9/00 Disposiciones para el control por programa, p. ej. unidades de control (control por programa para dispositivos periféricos G06F 13/10). › Disposiciones para ejecutar instrucciones de máquinas, p. ej. decodificación de instrucciones (para ejecutar microinstrucciones G06F 9/22).

Patentes similares o relacionadas:

Imagen de 'Método y equipo para realizar una reorganización de bits de un…'Método y equipo para realizar una reorganización de bits de un vector, del 29 de Julio de 2020, de INTEL CORPORATION: Un procesador que comprende: un decodificador para decodificar una instrucción de reorganización de bits de un vector, comprendiendo […]

Control de ejecución de hilos en un procesador multihilo, del 24 de Junio de 2020, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un método para controlar la ejecución de hilos en un entorno informático, comprendiendo dicho método: detener , mediante un hilo […]

Arquitectura e instrucciones flexibles para el estándar de cifrado avanzado (AES), del 27 de Mayo de 2020, de INTEL CORPORATION: Un procesador que comprende: una pluralidad de núcleos; una caché de instrucciones de nivel 1, L1, para almacenar una pluralidad de instrucciones […]

Operaciones SIMD de anchura mixta que tienen operaciones de elementos pares y de elementos impares usando un par de registros para elementos de datos anchos, del 25 de Marzo de 2020, de QUALCOMM INCORPORATED: Un procedimiento para realizar una operación de tipo "una instrucción, múltiples datos" (SIMD) de anchura mixta, comprendiendo el procedimiento: recibir , […]

Transformar especificadores de instrucción no contiguos a especificadores de instrucción contiguos, del 19 de Febrero de 2020, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un producto de programa informático para emular instrucciones en un entorno informático, comprendiendo el producto de programa informático: un medio de almacenamiento […]

Predicados uniformes en sombreadores para unidades de procesamiento de gráficos, del 11 de Diciembre de 2019, de QUALCOMM INCORPORATED: Un procedimiento para procesar datos, comprendiendo el procedimiento: recibir una indicación de que todos los subprocesos de una urdimbre […]

Aumento de protocolo de coherencia para indicar estado de transacción, del 4 de Diciembre de 2019, de INTERNATIONAL BUSINESS MACHINES CORPORATION: Un método implementado por ordenador para implementar un protocolo de coherencia, comprendiendo el método: enviar , por un procesador (112a) solicitante, […]

Procedimientos y aparatos para predecir la no ejecución de instrucciones de no bifurcación condicional, del 15 de Mayo de 2019, de QUALCOMM INCORPORATED: Un procedimiento para manejar una instrucción de no bifurcación condicional, que comprende: identificar una instrucción […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .