SISTEMA DIGITAL Y METODO DE DETECCION DE ERRORES DEL MISMO.

Sistema (1) digital para procesar un vector (VEn_p) digital de entrada, que comprende p bits

(E1, E2, ..., Ep), para proporcionar un vector (VSa_q) digital de salida, que comprende q bits (S1, S2, ..., Sq), comprendiendo el sistema (1) digital: - un primer terminal (101) de entrada para recibir el vector (VEn_p) digital de entrada, - un primer terminal (102) de salida para transmitir el vector (VSa_q) digital de salida, - una unidad (100) digital de procesamiento acoplada al primer terminal (101) de entrada para procesar el vector (VEn_p) digital de entrada para generar el vector digital de salida por medio de una función digital de transferencia dirigida (FDTD), comprendiendo la unidad (100) digital de procesamiento además un Módulo (110) bajo prueba que tiene un segundo terminal (105) de entrada acoplado al primer terminal (101) de entrada y un segundo terminal (103) de salida para proporcionar un vector (T) digital deseado que tiene r bits (T1, T2, ..., Tr) en respuesta al vector (VEn_p) digital de entrada, - un Generador (200) de paridades reales que tiene un tercer terminal de entrada acoplado al segundo terminal (103) de salida para proporcionar, en un tercer terminal (201) de salida, una señal (PR) de paridad real que representa la paridad del vector (T) digital deseado, - un comparador (400) que tiene un cuarto terminal de entrada acoplado al tercer terminal (201) de salida y un quinto terminal de entrada acoplado a un sexto terminal (301) de salida, que implementa una comparación digital entre la señal (PR) de paridad real y otra señal (CP) de paridad y que proporciona una señal (ED) de salida en un séptimo terminal (401) de salida que indica si la señal (PR) de paridad real es igual a la otra señal (CP) de paridad.

Tipo: Resumen de patente/invención.

Solicitante: KONINKLIJKE PHILIPS ELECTRONICS N.V..

Nacionalidad solicitante: Países Bajos.

Dirección: GROENEWOUDSEWEG 1,5621 BA.

Inventor/es: KLEIHORST, RICHARD, P., DENISSEN, ADRIANUS, J., M., NIEUWLAND, ANDRE, K., BENSCHOP, NICO, F.

Fecha de Publicación: .

Fecha Solicitud PCT: 30 de Mayo de 2002.

Clasificación Internacional de Patentes:

  • SECCION G — FISICA > METROLOGIA; ENSAYOS > MEDIDA DE VARIABLES ELECTRICAS; MEDIDA DE VARIABLES... > Dispositivos para verificar propiedades eléctricas;... > G01R31/3185 (Reconfiguración para los ensayos, p. ej. LSSD, divisiones)

Países PCT: Austria, Bélgica, Suiza, Alemania, Dinamarca, España, Francia, Reino Unido, Grecia, Italia, Liechtensein, Luxemburgo, Países Bajos, Suecia, Mónaco, Portugal, Irlanda, Eslovenia, Finlandia, Rumania, Chipre, Oficina Europea de Patentes, Lituania, Letonia, Ex República Yugoslava de Macedonia, Albania, Armenia, Azerbayán, Bielorusia, Ghana, Gambia, Kenya, Kirguistán, Kazajstán, Lesotho, República del Moldova, Malawi, Mozambique, Federación de Rusia, Sudán, Sierra Leona, Tayikistán, Turkmenistán, República Unida de Tanzania, Uganda, Zimbabwe, Burkina Faso, Benin, República Centroafricana, Congo, Costa de Marfil, Camerún, Gabón, Guinea, Malí, Mauritania, Niger, Senegal, Chad, Togo, Zambia, Organización Regional Africana de la Propiedad Industrial, Swazilandia, Guinea-Bissau, Guinea Ecuatorial, Organización Africana de la Propiedad Intelectual, Organización Eurasiática de Patentes.

google+ twitter facebookPin it
SISTEMA DIGITAL Y METODO DE DETECCION DE ERRORES DEL MISMO.