SISTEMA DE MEMORIA PARA EL ALMACENAMIENTO DE INFORMACIONES Y DEL ESTADO DE TRANSMISION DE RADIO.

EN UN SISTEMA DE MEMORIA CAPAZ DE UTILIZAR UNA DIRECCION COMUN PARA LEER UNA COMBINACION DE DATOS DE DIGITOS SUPERIORES Y DATOS DE DIGITOS INFERIORES,

SE PROPORCIONA UN ELEMENTO DE MEMORIA DE DIGITOS SUPERIORES 1 PARA ALMACENAR EXCLUSIVAMENTE DATOS DE DIGITOS SUPERIORES {AL}(0,0)--{AL}(I,N-1); UN ELEMENTO DE MEMORIA PARA DIGITOS INFERIORES 2 PARA ALMACENAR EXCLUSIVAMENTE DATOS DE DIGITOS INFERIORES {BE}(0)--{BE}(I); UN SISTEMA DE DESIGNACION DE DIRECCIONES INHERENTES 3-6 PARA DESIGNAR DIRECCIONES INHERENTES INDIVIDUALES ADR-A, ADR-B DEL ELEMENTO DE MEMORIA DE DIGITOS SUPERIORES 1 Y DEL ELEMENTO DE MEMORIA DE DIGITOS INFERIORES 2 DE ACUERDO CON LA PRIMERA DIRECCION A (0.0)--A(1, N-1) QUE ESPECIFICA UNA POSICION DE LECTURA O ESCRITURA, Y PARA DESIGNAR UNA DIRECCIONES INHERENTE ADR-B DEL ELEMENTO DE MEMORIA INFERIOR 2, DE ACUERDO CON LA SEGUNDA DIRECCION B(0)---B(I) SOLO UTILIZADA PARA LA LECTURA O ESCRITURA DEL ELEMENTO DE MEMORIA DE DIGITO INFERIOR. CUANDO LOS DATOS DE DIGITO SUPERIOR SE ALMACENAN EN EL ELEMENTO DE MEMORIA DE DIGITOS SUPERIORES 1 SE DESIGNA LA PRIMERA DIRECCION A(0,0)--A(I,N-1), MIENTRAS QUE CUANDO LOS DATOS DE DIGITOS INFERIORES SE ALMACENAN EN EL ELEMENTO DE MEMORIA DE DIGITOS INFERIORES 2 SE DESIGNA LA SEGUNDA DIRECCION B(0)---B(I), OMITIENDO DE ESTE MODO LAS COMPUTACIONES ARITMETICAS DE BITS EN LA FUNCION DE ALMACENAMIENTO DE LOS DATOS DE INFORMACION DE DIGITOS SUPERIORES Y DE LOS DATOS DE INFORMACION DE DIGITOS SUPERIORES EN LA MISMA DIRECCION. CUANDO LOS DATOS SE LEEN, LA PRIMERA DIRECCION A (0,0)--A---A(I,N-1) SE DESIGNA PARA LEER UNA COMBINACION DE LOS DATOS DE DIGITOS SUPERIORES {AL}(00)-{AL}(I,N-1) ALMACENADOS EN EL ELEMENTO DE MEMORIA DE DIGITOS SUPERIORES 1 Y DE LOS DATOS DE DIGITOS INFERIORES {BE}(0)-{BE}(I) ALMACENADOS EN EL ELEMENTO DE MEMORIA DE DIGITOS INFERIORES 2.

Tipo: Resumen de patente/invención.

Solicitante: MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD..

Nacionalidad solicitante: Japón.

Dirección: 1006, OAZA KADOMA,KADOMA-SHI, OSAKA-FU, 571.

Inventor/es: FURUSHIMA, SUSUMU.

Fecha de Publicación: .

Fecha Concesión Europea: 10 de Abril de 2002.

Clasificación Internacional de Patentes:

  • G06F12/00 FISICA.G06 CALCULO; CONTEO.G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N). › Acceso, direccionamiento o asignación en sistemas o arquitecturas de memoria (entrada digital a partir de, o salida digital hacia soportes de registro, p. ej. hacia unidades de almacenamiento de disco G06F 3/06).
  • G06F12/02 G06F […] › G06F 12/00 Acceso, direccionamiento o asignación en sistemas o arquitecturas de memoria (entrada digital a partir de, o salida digital hacia soportes de registro, p. ej. hacia unidades de almacenamiento de disco G06F 3/06). › Direccionamiento o asignación; Traslado (secuenciación de direcciones de programa G06F 9/00; disposiciones para seleccionar una dirección en una memoria digital G11C 8/00).

Patentes similares o relacionadas:

Almacenamiento de datos gráficos comprimidos en ancho de banda, del 6 de Noviembre de 2019, de QUALCOMM INCORPORATED: Un procedimiento, que comprende: almacenar, mediante al menos un procesador, una pluralidad de datos gráficos comprimidos en ancho de banda en una pluralidad respectiva […]

Método de procesado de datos, aparato de almacenamiento, disco de estado sólido y sistema de almacenamiento, del 28 de Agosto de 2019, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de procesado de datos, aplicado a un sistema de almacenamiento, en donde el sistema de almacenamiento comprende un anfitrión, un controlador y un […]

Gestión de memoria automática que usa una unidad de gestión de memoria, del 24 de Julio de 2019, de aicas GmbH: Método implementado por ordenador , para actuar sobre un módulo automático de gestión de memoria en un sistema informático que tiene una memoria de acceso […]

Uso de compresión de memoria para reducir la carga de compromiso de memoria, del 6 de Mayo de 2019, de Microsoft Technology Licensing, LLC: Un método de reducir una cantidad de compromiso de memoria para un programa en un dispositivo de cálculo , comprendiendo el método: determinar […]

Controlador de acceso a memoria, sistemas y procedimientos para optimizar los tiempos de acceso a memoria, del 9 de Enero de 2019, de QUALCOMM INCORPORATED: Un controlador de memoria , que comprende: un controlador configurado para acceder al menos a una ubicación de memoria correspondiente […]

Sistema de gestión de datos y método, del 30 de Noviembre de 2018, de LIFESCAN SCOTLAND LIMITED: Un sistema de gestión de datos que comprende: - una primera sección de memoria no volátil dividida en una pluralidad de ubicaciones […]

Método de obtención anticipada de datos para un sistema de almacenamiento de tabla hash distribuida DHT, nodo y sistema, del 21 de Noviembre de 2018, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de obtención anticipada de datos para un sistema de almacenamiento de tabla hash distribuida DHT que comprende un primer nodo de almacenamiento y un segundo […]

Método de gestión de la asignación de memoria flash en un token electrónico, del 27 de Diciembre de 2017, de GEMALTO SA: Un método para gestionar la asignación de memoria flash en un token electrónico (ET), disponiendo dicho token (ET) de una memoria (ME) que comprende […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .