CIRCUITO DE RECUPERACION DE LA FASE DE TEMPORIZACION.

Circuito de recuperación de fase de temporización para conseguir una operación de sintonización entre una fase de una señal de muestro generada en un receptor y una fase de una señal de temporización incluida en una señal analógica de entrada recibida

, que comprende: a) un dispositivo generador de cadencia de referencia para producir una señal de muestreo para producir la señal de muestreo que se deriva de la señal de cadencia de referencia; c) un dispositivo de muestreo para producir una señal de entrada muestreada utilizando la señal de muestreo; d) un dispositivo de extracción de la señal de temporización para producir la señal de temporización para la señal analógica de entrada muestrada, y e) un dispositivo detector de cruce nulo virtual para comparar el valor de la señal de temporización con un valor nulo y producir una señal de detección de cruce nulo virtual empleando la señal de muestreo; en cuyo circuito el dispositivo generador de la señal de muestreo funciona para conducir una desviación de fase de la señal de muestreo de acuerdo con la existencia o inexistencia de la señal de detección de cruce nulo virtual.

Tipo: Resumen de patente/invención.

Solicitante: FIJITSU LIMITED.

Nacionalidad solicitante: Japón.

Dirección: 1015, KAMIKODANAKA, NAKAHARA-KU,KAWASAKI-SHI ,KANAGAWA 211.

Fecha de Solicitud: 12 de Julio de 1979.

Fecha de Publicación: .

Fecha de Concesión: 16 de Febrero de 1980.

Clasificación Internacional de Patentes:

  • SECCION H — ELECTRICIDAD > TECNICA DE LAS COMUNICACIONES ELECTRICAS > TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION... > Disposiciones para sincronizar el receptor con el... > H04L7/033 (utilizando las transiciones de la señal recibida para controlar la fase de medios generadores de la señal de sincronización, p. ej. utilizando un bucle con enclavamiento de fase)
google+ twitter facebook