Aparato y método de procesado de datos.

Aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos recibidos desde un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) hacia un flujo continuo de símbolos de salida,

comprendiendo el aparato de procesado de datos

un desintercalador (314) que se puede hacer funcionar para escribir en una memoria (540) el número predeterminado de símbolos de datos desde las señales subportadoras OFDM, y para leer de la memoria (540) los símbolos de datos hacia el flujo continuo de símbolos de salida con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se desintercalan desde las señales subportadoras OFDM,

un generador de direcciones (542) que se puede hacer funcionar para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de datos recibidos con el fin de indicar la señal subportadora OFDM desde la cual se va a establecer una correspondencia del símbolo de datos recibido hacia el flujo continuo de símbolos de salida, comprendiendo el generador de direcciones (542) un registro de desplazamiento con realimentación lineal (200) que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador,

un circuito de permutación (210) que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección de una de las subportadoras OFDM, y una unidad de control (224) que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque

la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal (200) tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de R'i[12] = R'i-1[0]ÅR'i-1[1]ÅR'i-1[4]ÅR'i-1[5]ÅR'i-1[9]ÅR'i-1[11], y el orden de permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con un código definido por la tabla:**Tabla**

Tipo: Patente Europea. Resumen de patente/invención. Número de Solicitud: E08253375.

Solicitante: SONY CORPORATION.

Nacionalidad solicitante: Japón.

Dirección: 1-7-1 KONAN, MINATO-KU TOKYO JAPON.

Inventor/es: TAYLOR,MATTHEW PAUL ATHOL, WILSON,JOHN NICHOLAS, Asanbeng Atungsiri,Samuel.

Fecha de Publicación: .

Clasificación Internacional de Patentes:

  • H03M13/27 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03M CODIFICACION, DECODIFICACION O CONVERSION DE CODIGO, EN GENERAL (por medio de fluidos F15C 4/00; convertidores ópticos analógico/digitales G02F 7/00; codificación, decodificación o conversión de código especialmente adaptada a aplicaciones particulares, ver las subclases apropiadas, p. ej. G01D, G01R, G06F, G06T, G09G, G10L, G11B, G11C, H04B, H04L, H04M, H04N; cifrado o descifrado para la criptografía o para otros fines que implican la necesidad de secreto G09C). › H03M 13/00 Codificación, decodificación o conversión de código para detectar o corregir errores; Hipótesis básicas sobre la teoría de codificación; Límites de codificación; Métodos de evaluación de la probabilidad de error; Modelos de canal; Simulación o prueba de códigos (detección o correción de errores para la conversión de código o la conversión analógico/digital, digital/analógica H03M 1/00 - H03M 11/00; especialmente adaptados para los computadores digitales G06F 11/08; para el registro de la información basado en el movimiento relativo entre el soporte de registro y el transductor G11B, p. ej. G11B 20/18; para memorias estáticas G11C). › usando técnicas de entrelazado.
  • H04L1/00 H […] › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04L TRANSMISION DE INFORMACION DIGITAL, p. ej. COMUNICACION TELEGRAFICA (disposiciones comunes a las comunicaciones telegráficas y telefónicas H04M). › Disposiciones para detectar o evitar errores en la información recibida.
  • H04L27/26 H04L […] › H04L 27/00 Sistemas de portadora modulada. › Sistemas utilizando códigos de frecuencias múltiples (H04L 27/32 tiene prioridad).
  • H04L5/00 H04L […] › Disposiciones destinadas a permitir la utilización múltiple de la vía de transmisión.

PDF original: ES-2383099_T3.pdf

 


Fragmento de la descripción:

Aparato y método de procesado de datos.

Campo de la invención La presente invención se refiere a aparatos de procesado de datos que se pueden hacer funcionar para establecer correspondencias de símbolos de datos recibidos desde un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) hacia un flujo continuo de símbolos de salida.

La presente invención se refiere también a un generador de direcciones para su uso en la escritura de símbolos en/lectura de símbolos desde una memoria intercaladora.

Formas de realización de la presente invención pueden proporcionar un receptor de OFDM.

Antecedentes de la invención La normativa de Radiodifusión de Vídeo Digital Terrestre (DVB-T) utiliza el Multiplexado por División Ortogonal de Frecuencia (OFDM) para comunicar, a receptores, datos que representan imágenes de vídeo y sonido, a través de una señal de radiocomunicaciones de radiodifusión. Se sabe que existen dos modos para la normativa DVB-T, que son conocidos como el modo 2k y el 8k. El modo 2k proporciona 2.048 subportadoras, mientras que el modo 8k proporciona 8.192 subportadoras. De manera similar, se ha proporcionado un modo 4k para la normativa de Radiodifusión de Vídeo Digital para Portátiles (DVB-H) , en el cual el número de subportadoras es 4.096.

Para mejorar la integridad de datos comunicados usando la DVB-T o la DVB-H, se proporciona un intercalador de símbolos para intercalar símbolos de datos de entrada cuando se establecen correspondencias de estos símbolos sobre las señales subportadoras de un símbolo OFDM. Dicho intercalador de símbolos comprende una memoria intercaladora en combinación con un generador de direcciones. El generador de direcciones genera una dirección para cada uno de los símbolos de entrada, indicando cada dirección una de las señales subportadoras del símbolo OFDM sobre la cual se va a establecer la correspondencia del símbolo de datos. En la normativa DVB-T se ha dado a conocer una disposición para el modo 2k y el modo 8k con el fin de generar las direcciones para el establecimiento de correspondencias. De modo similar, para el modo 4k de la normativa DVB-H se ha proporcionado una disposición para generar direcciones para el establecimiento de correspondencias, y en la solicitud de patente europea 04251667.4 se da a conocer un generador de direcciones para implementar este establecimiento de correspondencias. El generador de direcciones comprende un registro de desplazamiento con realimentación lineal que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits, y un circuito de permutación. El circuito de permutación permuta el orden del contenido del registro de desplazamiento con realimentación lineal para generar una dirección. La dirección proporciona una indicación de la ubicación en memoria en la que se debería almacenar en la memoria intercaladora un símbolo de datos recibido desde una de las subportadoras OFDM, con el fin de establecer correspondencias de los símbolos recibidos desde las señales subportadoras del símbolo OFDM hacia un flujo continuo de datos de salida.

De acuerdo con otra evolución de la normativa de Radiodifusión de Vídeo Digital Terrestre, conocida como DVB-T2, se ha propuesto que se proporcionen otros modos para comunicar datos.

El documento EP1463256 da a conocer un aparato de procesado de datos que está dispuesto para establecer correspondencias de símbolos de datos de entrada, que van a ser comunicados, sobre un número predeterminado de señales subportadoras de un símbolo OFDM. El aparato de procesado de datos incluye un intercalador que usa una memoria intercaladora y un generador de direcciones para intercalar los símbolos de datos de entrada sobre las subportadoras del símbolo OFDM. El generador de direcciones incluye un registro de desplazamiento con realimentación lineal y un circuito de permutación, los cuales están adaptados para generar direcciones que se pueden usar para intercalar los símbolos de datos de entrada sobre las subportadoras de los símbolos OFDM cuando el número de direcciones es aproximadamente 4k. Por lo tanto, el aparato de procesado de datos es adecuado para ser usado en un transmisor del modo 4k de la DVB-T2.

En la patente US nº 6.353.900 se da a conocer un intercalador para ser usado con la intercalación de símbolos de datos codificados para transmisión y para recepción. El intercalador incluye una memoria intercaladora y un generador de direcciones. El generador de direcciones incluye un registro de desplazamiento con realimentación lineal que genera una secuencia de Números Seudoaleatorios (PN) a partir de la cual se pueden generar las direcciones. Las tomas del registro de desplazamiento con realimentación lineal se seleccionan para producir una secuencia de PN de longitud óptima.

Sumario de la invención Según un aspecto de la presente invención, se proporciona un aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos de entrada, que van a ser comunicados, sobre un número

predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) . El aparato de procesado de datos comprende un intercalador que se puede hacer funcionar para escribir en una memoria el número predeterminado de símbolos de datos para el establecimiento de correspondencias sobre las señales subportadoras OFDM, y para leer de la memoria los símbolos de datos para las subportadoras OFDM con el fin de efectuar el establecimiento de correspondencias. La lectura se efectúa en un orden diferente a la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se intercalan en las señales subportadoras. El conjunto de direcciones está determinado por un generador de direcciones, generándose una dirección para cada uno de los símbolos de entrada con el fin de indicar una de las señales subportadoras sobre la cual se va a establecer una correspondencia del símbolo de datos.

El generador de direcciones comprende un registro de desplazamiento con realimentación lineal que incluye un número predeterminado de etapas de registro, y se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, y un circuito de permutación y una unidad de control. El circuito de permutación se puede hacer funcionar para recibir el contenido de las etapas del registro de desplazamiento y permutar los bits presentes en las etapas del registro según un orden de permutación, con el fin de formar una dirección de una de las subportadoras OFDM.

La unidad de control se puede hacer funcionar en combinación con un circuito de comprobación de direcciones, para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada. El aparato de procesado de datos está caracterizado porque la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de R'i[12] = R'i-1[0]⊕R'i1[1]⊕R'i-1[4]⊕R'i-1[5]⊕R'i-1[9]⊕R'i-1[11], y el orden de permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con la tabla:

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

Aunque, dentro de la normativa DVB-T, se conoce la provisión del modo 2k y el modo 8k, y la normativa DVB-H proporciona un modo 4k, se ha propuesto la provisión de un modo 16k para la DVB-T2. Mientras que el modo 8k proporciona una disposición para establecer una red de una sola frecuencia con suficientes periodos de guarda para adaptarse a retardos mayores de propagación entre transmisores DVB, se sabe que el modo 2k proporciona una ventaja en aplicaciones móviles. Esto es debido a que el periodo de símbolo 2k es solamente la cuarta parte del periodo de símbolo 8k, permitiendo que la estimación del canal se actualice con más frecuencia lo cual permite que el receptor realice con más precisión el seguimiento de la variación de tiempo del canal debida al efecto doppler y otros. Por lo tanto, el modo 2k es ventajoso para aplicaciones móviles.

Para proporcionar un despliegue todavía con mayor dispersión de transmisores DVB... [Seguir leyendo]

 


Reivindicaciones:

1. Aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos recibidos desde un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) hacia un flujo continuo de símbolos de salida, comprendiendo el aparato de procesado de datos un desintercalador (314) que se puede hacer funcionar para escribir en una memoria (540) el número predeterminado de símbolos de datos desde las señales subportadoras OFDM, y para leer de la memoria (540) los símbolos de datos hacia el flujo continuo de símbolos de salida con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se desintercalan desde las señales subportadoras OFDM, un generador de direcciones (542) que se puede hacer funcionar para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de datos recibidos con el fin de indicar la señal subportadora OFDM desde la cual se va a establecer una correspondencia del símbolo de datos recibido hacia el flujo continuo de símbolos de salida, comprendiendo el generador de direcciones (542)

un registro de desplazamiento con realimentación lineal (200) que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, un circuito de permutación (210) que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección de una de las subportadoras OFDM, y una unidad de control (224) que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal (200) tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de R'i[12] = R'i-1[0]⊕R'i-1[1]⊕R'i-1[4]⊕R'i-1[5]⊕R'i-1[9]⊕R'i-1[11], y el orden de permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con un código definido por la tabla:

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

2. Aparato de procesado de datos según la reivindicación 1, en el que la dirección válida máxima predeterminada es un valor sustancialmente comprendido entre doce mil y dieciséis mil trescientos ochenta y cuatro.

3. Aparato de procesado de datos según la reivindicación 1, en el que el símbolo OFDM incluye subportadoras piloto, que están dispuestas para transportar símbolos conocidos, y la dirección válida máxima predeterminada depende de un número de los símbolos de las subportadoras piloto presentes en el símbolo OFDM.

4. Aparato de procesado de datos según cualquiera de las reivindicaciones 1 a 3, en el que la memoria desintercaladora (540) está dispuesta para efectuar el establecimiento de correspondencias de los símbolos de datos recibidos, desde las señales subportadoras, sobre el flujo continuo de datos de salida para símbolos OFDM pares, mediante la escritura de los símbolos de datos de acuerdo con un orden secuencial y la lectura de los símbolos de datos desde la memoria según el conjunto de direcciones generado por el generador de direcciones (542) , y para símbolos OFDM impares mediante la escritura de los símbolos en la memoria (540) de acuerdo con el conjunto de direcciones generado por el generador de direcciones y la lectura de los símbolos de datos de la memoria (540) según un orden secuencial.

5. Aparato de procesado de datos según cualquiera de las reivindicaciones anteriores, en el que el circuito de permutación (210) se puede hacer funcionar para cambiar el código de permutación, el cual permuta el orden de los bits de las etapas de registro para formar las direcciones de un símbolo OFDM a otro.

6. Aparato de procesado de datos según la reivindicación 5, en el que el circuito de permutación (210) se puede hacer funcionar para recorrer una secuencia de diferentes códigos de permutación para símbolos OFDM sucesivos.

7. Aparato de procesado de datos según la reivindicación 6, en el que la secuencia de códigos de permutación comprende dos códigos de permutación, que son Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

y

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 7 9 5 3 11 1 4 0 2 12 10 8 6

8. Aparato de procesado de datos según la reivindicación 5, 6 ó 7, en el que tanto para símbolos OFDM impares como para símbolos OFDM pares, el intercalador (314) se puede hacer funcionar para escribir en la memoria (540) el número predeterminado de símbolos de datos desde las señales subportadoras OFDM de acuerdo con las direcciones generadas por el generador de direcciones (542) , y para leer de la memoria (540) los símbolos de datos hacia el flujo continuo de símbolos de salida con el fin de efectuar el establecimiento de correspondencias en un orden secuencial.

9. Receptor de recepción de datos desde una señal modulada mediante Multiplexado por División Ortogonal de Frecuencia (OFDM) , incluyendo el receptor un aparato de procesado de datos según cualquiera de las reivindicaciones 1 a 8.

10. Receptor según la reivindicación 9, en el que el receptor se puede hacer funcionar para recibir datos que se han modulado de acuerdo con una normativa de Radiodifusión de Vídeo Digital tal como la normativa de Radiodifusión de Vídeo Digital Terrestre, de Radiodifusión de Vídeo Digital para Portátiles o de Radiodifusión de Vídeo Digital Terrestre 2.

11. Método de establecimiento de correspondencias de símbolos recibidos desde un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) hacia un flujo continuo de símbolos de salida, comprendiendo el método escribir en una memoria (540) el número predeterminado de símbolos de datos desde las señales subportadoras OFDM, leer de la memoria (540) los símbolos de datos hacia el flujo continuo de símbolos de salida con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, 30 determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se desintercalan desde las señales subportadoras OFDM, generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos recibidos, con el fin de indicar la señal subportadora OFDM desde la cual se va a establecer la correspondencia del símbolo de datos 35 recibido hacia el flujo continuo de símbolos de salida, comprendiendo la generación del conjunto de direcciones usar un registro de desplazamiento con realimentación lineal (200) que incluye un número predeterminado de etapas de registro para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, usar un circuito de permutación (210) para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección, y volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, 45 caracterizado porque la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal (200) tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de R'i[12] = R'i-1[0]⊕R'i-1[1]⊕R'i-1[4]⊕R'i-1[5]⊕R'i-1[9]⊕R'i-1[11], y el orden de 50 permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con un código definido por la tabla:

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

12. Método según la reivindicación 11, en el que la dirección válida máxima predeterminada es un valor 55 sustancialmente comprendido entre doce mil y dieciséis mil trescientos ochenta y cuatro.

13. Método según la reivindicación 11, en el que el símbolo OFDM incluye subportadoras piloto, que están dispuestas para transportar símbolos conocidos, y la dirección válida máxima predeterminada depende de un número de los símbolos de las subportadoras piloto presentes en el símbolo OFDM.

14. Método según cualquiera de la reivindicación 11 a 13, en el que el uso de un circuito de permutación (210) para recibir el contenido de las etapas del registro de desplazamiento y la permutación de los bits presentes en las etapas de registro de acuerdo con el código de permutación para formar una dirección, incluye cambiar el código de permutación, el cual permuta el orden de los bits de las etapas de registro para formar las direcciones, de un

símbolo OFDM a otro.

15. Método según la reivindicación 14, en el que el cambio del código de permutación, que permuta el orden de los bits de las etapas de registro para formar las direcciones, de un símbolo OFDM a otro, incluye recorrer una secuencia de códigos de permutación diferentes para símbolos OFDM sucesivos.

16. Método según la reivindicación 15, en el que la secuencia de códigos de permutación comprende dos códigos de permutación, que son

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

y

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 7 9 5 3 11 1 4 0 2 12 10 8 6

17. Método según la reivindicación 14, 15 ó 16, en el que la escritura, en la memoria (540) , del número predeterminado de símbolos de datos desde las señales subportadoras OFDM, comprende, tanto para símbolos OFDM impares como para símbolos OFDM pares, escribir los símbolos de datos en memoria de acuerdo con las direcciones generadas por el generador de direcciones, y la lectura, de la memoria (540) , de los símbolos de datos hacia el flujo continuo de símbolos de salida para efectuar el establecimiento de correspondencias, comprende, tanto para símbolos OFDM impares como para símbolos OFDM 25 pares, leer los símbolos de datos desde la memoria (540) en un orden secuencial.

18. Método para recibir datos desde una señal modulada mediante Multiplexado por División Ortogonal de Frecuencia OFDM, incluyendo el método recibir un número predeterminado de símbolos de datos desde un número predeterminado de señales subportadoras de los símbolos OFDM para formar un flujo continuo de datos de salida, y establecer correspondencias de los símbolos de datos recibidos desde las subportadoras de los símbolos OFDM hacia el flujo continuo de datos de salida de acuerdo con el método según cualquiera de las reivindicaciones 11 a 35 17.

19. Generador de direcciones (542) para ser usado con la recepción de símbolos de datos intercalados en subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia, pudiéndose hacer funcionar el generador de direcciones para generar un conjunto de direcciones, generándose cada dirección para cada uno de los símbolos de datos con el fin de indicar una de las señales subportadoras sobre la cual se va a establecer una correspondencia del símbolo de datos, comprendiendo el generador de direcciones (542)

un registro de desplazamiento con realimentación lineal (200) que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un 45 polinomio generador, un circuito de permutación (210) que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección, y 50 una unidad de control (224) que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque 55 la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal (200) tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de R'i[12] = R'i-1[0]⊕R'i-1[1]⊕R'i-1[4]⊕R'i-1[5]⊕R'i-1[9]⊕R'i-1[11], y el orden de permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con la tabla:

Posiciones de bit de R'i 12 11 10 9 8 7 6 5 4 3 2 1 0 Posiciones de bit de Ri 8 4 3 2 0 11 1 5 12 10 6 7 9

 

Patentes similares o relacionadas:

Aparato de comunicación inalámbrica y procedimiento de generación de señales de referencia, del 29 de Julio de 2020, de Sun Patent Trust: Un aparato de comunicación para una estación base que comprende: un transmisor, el cual, en operación, transmite, a un terminal, información […]

Procedimiento y aparato para inserción de índice de bloque de código en un sistema celular de comunicación inalámbrica, del 29 de Julio de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento de un terminal en un sistema de comunicación inalámbrica, comprendiendo el procedimiento: recibir, de una estación base, un bloque de información maestra, […]

Información de control en un sistema de comunicación inalámbrica, del 15 de Julio de 2020, de QUALCOMM INCORPORATED: Un procedimiento para enviar datos de tráfico e información de control en un sistema de comunicación inalámbrica, que comprende: realizar conformación de haces […]

Detección y comprobación de error de señalización de retroalimentación en sistemas de comunicación inalámbrica de MIMO, del 15 de Julio de 2020, de INTERDIGITAL TECHNOLOGY CORPORATION: Un método implementado en una unidad de transmisión recepción inalámbrica, WTRU, caracterizado por que el método comprende: proporcionar una pluralidad […]

Repetición de transmisiones de señales en sistemas de comunicación, del 15 de Julio de 2020, de SAMSUNG ELECTRONICS CO., LTD.: Un procedimiento para que un equipo de usuario, UE, transmita una señal de acuse de recibo en un sistema de comunicación, comprendiendo el procedimiento: transmitir la señal […]

Método y dispositivo de codificación, del 15 de Julio de 2020, de HUAWEI TECHNOLOGIES CO., LTD.: Un método de codificación, que comprende: realizar (S101), mediante un extremo de transmisión basado en un polinomio de verificación de redundancia cíclica, […]

Tramas Wi-Fi que incluyen extensiones de trama, del 1 de Julio de 2020, de QUALCOMM INCORPORATED: Un procedimiento para comunicación inalámbrica, que comprende: generar una trama para transmitir datos a uno o más nodos inalámbricos; […]

Método, aparato y sistema para retroalimentar la decodificación de detención temprana, del 1 de Julio de 2020, de ZTE CORPORATION: Un método para retroalimentar un resultado de decodificación de la decodificación de detención temprana, caracterizado porque comprende: en un intervalo de tiempo […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .