SISTEMA DE GENERACION DE SEÑAL DE RELOJ.

UN RECEPTOR DE TELEVISION INCLUYE UN CIRCUITO DE BLOQUEO DE FASE (PLL) (226-232) QUE GENERA UNA SEÑAL DE RELOJ (CLK) QUE TIENE UNA FRECUENCIA N VECES LA FRECUENCIA DE LINEA Y QUE ESTA BLOQUEADA EN FASE A LA SEÑAL DE SINCRONIZACION DE LA LINEA HORIZONTAL (HSYNC).

LA SEÑAL DE RELOJ PRODUCIDA POR ESTE CIRCUITO DE BLOQUEO DE FASE TIENE UNA FRECUENCIA QUE TIENDE A OSCILAR ENTRE N+1 Y N-1 VECES LA FRECUENCIA DE LINEA. PARA COMPENSAR ESTA OSCILACION EN LA FRECUENCIA DE LA SEÑAL DE RELOJ, UN CIRCUITO DE ALINEAMIENTO DE FASE (2,3,6) VA ACOPLADO AL CIRCUITO DE BLOQUEO DE FASE PARA ALINEAR LA FASE DE LA SEÑAL DE RELOJ A LA SEÑAL DE EXCITACION HORIZONTAL (HD) GENERADA POR DICHO CIRCUITO DE BLOQUEO DE FASE EN CADA IMPULSO DE EXCITACION HORIZONTAL. EL CIRCUITO DE BLOQUEO DE FASE PUEDE INCLUIR TAMBIEN UN RETARDADOR (2,3,4) QUE DEMORA LA SEÑAL DE EXCITACION HORIZONTAL APLICADA AL COMPARADOR DE FASE DEL CIRCUITO PLL. ESTE ELEMENTO RETARDADOR AVANZA LA FASE DE LA SEÑAL DE EXCITACION HORIZONTAL Y LA SEÑAL DE RELOJ DE BLOQUEO DE LINEA RESPECTO A LA SEÑAL DE SINCRONIZAICON HORIZONTAL PARA COMPENSAR LAS DEMORAS EN EL PROCESAMIENTO DE SEÑALES QUE TIENE LUGAR EN LA GENERACION DE LA SEÑAL DE EXCITACION HORIZONTAL Y LA SEÑAL DE RELOJ.

Tipo: Resumen de patente/invención.

Solicitante: RCA THOMSON LICENSING CORPORATION.

Nacionalidad solicitante: Estados Unidos de América.

Dirección: 2 INDEPENDENCE WAY,PRINCETON NEW JERSEY 08540.

Inventor/es: KANEUCHI, TOSHIO, FUKAZAWA, KAZUO.

Fecha de Publicación: .

Fecha Concesión Europea: 13 de Diciembre de 1995.

Clasificación Internacional de Patentes:

  • H03L7/18 ELECTRICIDAD.H03 CIRCUITOS ELECTRONICOS BASICOS.H03L CONTROL AUTOMATICO, ARRANQUE, SINCRONIZACION O ESTABILIZACION DE GENERADORES DE OSCILACIONES O DE IMPULSOS ELECTRONICOS (de generadores dinamoeléctricos H02P). › H03L 7/00 Control automático de frecuencia o fase; Sincronización (sintonización de circuitos resonantes en general H03J; sincronización en los sistemas de comunicación digital, ver los grupos apropiados en la clase H04). › utilizando un divisor de frecuencia o un contador en el bucle (H03L 7/20, H03L 7/22 tienen prioridad).
  • H04N5/93 H […] › H04 TECNICA DE LAS COMUNICACIONES ELECTRICAS.H04N TRANSMISION DE IMAGENES, p. ej. TELEVISION. › H04N 5/00 Detalles de los sistemas de televisión (Detalles de los dispositivos de análisis o sus combinaciones con la producción de la tensión de alimentación H04N 3/00). › Regeneración de la señal de televisión o de partes seleccionadas de ésta.

Patentes similares o relacionadas:

Linealizador de forma de onda, del 12 de Junio de 2019, de MBDA UK LIMITED: Una fuente de barrido de frecuencia para un radar FMCW que comprende un sintetizador de frecuencia de bucle de bloqueo de fase, incluyendo el bucle bloqueado […]

Imagen de 'BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMÁTICAMENTE'BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMÁTICAMENTE, del 26 de Abril de 2011, de QUALCOMM INCORPORATED: Un procedimiento para regular automáticamente la ganancia en un bucle de enganche en fase, PLL , en el cual el PLL comprende un detector de fase, comprendiendo […]

Imagen de 'UN BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMATICAMENTE'UN BUCLE DE ENGANCHE DE FASE QUE REGULA LA GANANCIA AUTOMATICAMENTE, del 30 de Noviembre de 2010, de QUALCOMM INCORPORATED: Un bucle de enganche de fase, PLL que comprende: un oscilador que proporciona una primera señal de frecuencia; un oscilador de referencia que […]

SINTETIZADORES DE FRECUENCIA PARA SOPORTE DE ESTANDARES DE COMUNICACION DE VOZ Y DE CONEXION EN RED SIN HILOS., del 1 de Junio de 2007, de QUALCOMM INCORPORATED: A procedimiento de procesado de señales de radiofrecuencia que comprende: generación de una primera forma de onda en un dispositivo de comunicación sin hilos usando […]

UN CICLO DE FASE CERRADA., del 1 de Abril de 2007, de QUALCOMM INCORPORATED: Un mecanismo que comprende: Un ciclo de fase cerrada ; Un primer conjunto de registros para contener los datos definiendo un modo de operación del ciclo […]

AJUSTE DIGITAL AFC MEDIANTE DOS RECIPROCOS., del 16 de Noviembre de 2006, de SIEMENS AKTIENGESELLSCHAFT: La presente invención se refiere a un circuito automático de frecuencia (C.A.F) con un oscilador , un sistema de síntesis digital (DDS) […]

PROCEDIMIENTO Y DISPSOSITIVO DE SINTESIS DE FRECUENCIA MEDIANTE UN BUCLE DE ENGANCHE DE FASE., del 16 de Noviembre de 2006, de ALCATEL: Procedimiento de síntesis de frecuencia por medio de un bucle de enganche de fase, que comprende un comparador de fase, que comprende, especialmente, una etapa de conmutación […]

COMPENSACION DE TEMPERATURA DE UNA REFERENCIA DE CRISTAL USANDO SINTESIS DIGITAL DIRECTA., del , de MOTOROLA, INC.: CIERTAS CARACTERISTICAS OPERATIVAS DE UN CRISTAL SE MIDEN DURANTE UN PROCESO DE VERIFICACION Y NIVELACION. UNA VEZ DETERMINADAS, LA INFORMACION REPRESENTATIVA […]

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .