20 inventos, patentes y modelos de TAYLOR,MATTHEW PAUL ATHOL

  1. 1.-

    Aparato y método para el tratamiento de datos

    (04/2014)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos de entrada que han de ser comunicados sobre un número predeterminado de señales subportadoras de símbolos de Multiplexado Ortogonal por División de Frecuencias (OFDM), siendo determinado el número predeterminado de señales subportadoras de acuerdo con uno de una pluralidad de modos operativos e incluyendo los símbolos de datos de entrada primeros conjuntos de símbolos de datos de entrada para hacerlos corresponder sobre primeros símbolos de OFDM y segundos conjuntos de símbolos de datos de entrada para hacerlos corresponder sobre segundos símbolos de OFDM, comprendiendo el aparato de tratamiento de datos: un entrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datos para hacerlos corresponder sobre las señales portadoras de OFDM, y para extraer de la memoria los símbolos de datos para las subportadoras de OFDM para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción, determinándose el orden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son entrelazados sobre las señales subportadoras, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección para cada uno de los símbolos de entrada para hacer corresponder los símbolos de datos de entrada sobre una de las señales subportadoras, comprendiendo el generador de direcciones un registro de desplazamiento de realimentación tiene que incluye un número predeterminado de etapas de registro y siendo utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico, un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y para permutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formar una dirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regenerar una dirección cuando una dirección generada excede de una dirección válida máxima predeterminada, en que uno de la pluralidad de modos operativos proporciona aproximadamente dos mil subportadoras por símbolo de OFDM, proporcionando las aproximadamente dos mil subportadoras la mitad o menos de la mitad de un número máximo de subportadoras en los símbolos de OFDM de cualquiera de los modos operativos, la dirección válida máxima predeterminada es aproximadamente dos mil, el registro de desplazamiento de realimentación tiene diez etapas de registro con un generador polinómico para el registro de desplazamiento de realimentación lineal de R'i[9] ≥ R'i-1[0] Å R'i-1[3] y el código de permutación forma, con un bit adicional, una dirección de once bits, cuando está configurado para operar en un modo operativo que proporciona aproximadamente dos mil subportadoras por símbolo de OFDM para escribir los primeros conjuntos de símbolos de datos de entrada en una primera parte de la memoria del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada, para extraer los primeros conjuntos de símbolos de datos de entrada de la primera parte de la memoria del entrelazador sobre las señales subportadoras de los primeros símbolos de OFDM de acuerdo con un orden definido por el conjunto de direcciones, para escribir el segundo conjunto de símbolos de datos de entrada en una segunda parte de la memoria del entrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, y para extraer los segundos conjuntos de símbolos de datos de entrada de la segunda parte de la memoria del entrelazador sobre las señales subportadoras de los segundos símbolos de OFDM de acuerdo con un orden definido por el conjunto de direcciones, de acuerdo solamente con un proceso de entrelazado impar solo.

  2. 2.-

    Aparato y método para el tratamiento de datos

    (02/2014)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos recibidos desde un número predeterminado de señales subportadoras de símbolos de Multiplexado Ortogonal por División de Frecuencias (OFDM) a una corriente de datos de salida, siendo determinado el número predeterminado de señales subportadoras de acuerdo con uno de una pluralidad de modos operativos y siendo divididos los símbolos de datos en primeros conjuntos de símbolos de datos para hacerlos corresponder sobre primeros símbolos de OFDM y segundos conjuntos de símbolos de datos para hacerlos corresponder sobre segundos símbolos de OFDM, comprendiendo el aparato de tratamiento de datos: un desentrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datos desde las señales subportadoras de OFDM, y para extraer de la memoria los símbolos de datos a la corriente de símbolos de salida para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción, determinándose el orden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son desentrelazados de las señales subportadoras de OFDM, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección para cada uno de los símbolos de datos recibidos para hacer corresponder el símbolo de datos recibidos desde la señal subportadora de OFDM a la corriente de símbolos de salida, comprendiendo el generador de direcciones un registro de desplazamiento de realimentación lineal que incluye un número predeterminado de etapas de registro y que es utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico, un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y para permutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formar una dirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regenerar una dirección cuando una dirección generada excede de una dirección válida máxima predeterminada, en que uno de una pluralidad de modos operativos proporciona símbolos de OFDM con aproximadamente ocho mil subportadoras que es la mitad o menos de la mitad de un número máximo de subportadoras en los símbolos de OFDM de cualquiera de los modos operativos, la dirección válida máxima predeterminada es aproximadamente ocho mil, el registro de desplazamiento de realimentación tiene doce etapas de registro con un generador polinómico para el registro de desplazamiento de realimentación lineal de R'i[11] ≥ R'i-1[0] ⊕ R'i-1[1] ⊕ R'i-1[4] ⊕ R'i-1[6] y el código de permutación forma, con un bit adicional, una dirección de trece bits, y el aparato de tratamiento de datos es utilizable para desentrelazar los primeros y segundos conjuntos de símbolos de datos a la corriente de datos de salida de acuerdo con sólo un proceso de entrelazado impar, el proceso de entrelazado impar adaptado para escribir los primeros conjuntos de símbolos de datos recibidos desde las subportadoras de los primeros símbolos de OFDM a una primera parte de la memoria del entrelazador de acuerdo con un orden determinado por el conjunto de direcciones, para extraer los primeros conjuntos de símbolos de datos desde la primera parte de la memoria del entrelazador a la corriente de datos de salida de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada, para escribir los segundos conjuntos de símbolos de datos recibidos desde las subportadoras de los segundos símbolos de OFDM a una segunda parte de la memoria del entrelazador de acuerdo con un orden definido por el conjunto de direcciones, y para extraer los segundos conjuntos de símbolos de datos desde la segunda parte de la memoria del entrelazador a la corriente de datos de salida de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, para desentrelazar los primeros y segundos conjuntos de símbolos de datos a la corriente de datos de salida de acuerdo con sólo un proceso de entrelazado impar.

  3. 3.-

    Aparato y método para el tratamiento de datos

    (12/2013)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos recibidos desde un númeropredeterminado de señales subportadoras de símbolos de Multiplexado Ortogonal por División de Frecuencias (OFDM) auna corriente de datos de salida, siendo determinado el número predeterminado de señales subportadoras de acuerdocon uno de una pluralidad de modos operativos y siendo divididos los símbolos de datos en primeros conjuntos desímbolos de datos para hacerlos corresponder sobre primeros símbolos de OFDM y segundos conjuntos de símbolos dedatos para hacerlos corresponder sobre segundos símbolos de OFDM, comprendiendo el aparato de tratamiento dedatos: un desentrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datosdesde las señales subportadoras de OFDM, y para extraer de la memoria los símbolos de datos a la corriente de símbolosde salida para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción, determinándoseel orden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son desentrelazados de lasseñales subportadoras de OFDM, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección paracada uno de los símbolos de datos recibidos para hacer corresponder el símbolo de datos recibidos desde la señalsubportadora de OFDM a la corriente de símbolos de salida, comprendiendo el generador de direccionesun registro de desplazamiento de realimentación lineal que incluye un número predeterminado de etapas de registroy que es utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico,un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y parapermutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formaruna dirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regenerar unadirección cuando una dirección generada excede de una dirección válida máxima predeterminada, en que uno de lapluralidad de modos operativos proporciona símbolos de OFDM con aproximadamente dos mil subportadoras que es lamitad o menos de la mitad de un número máximo de subportadoras en los símbolos de OFDM de cualquiera de losmodos operativos,la dirección válida máxima predeterminada es aproximadamente dos mil, el registro de desplazamiento de realimentación tiene diez etapas de registro con un generador polinómico para elregistro de desplazamiento de realimentación lineal de R'i[9] ≥ R'i-1[0] ⊕ R'i-1[3] y el código de permutación forma, con unbit adicional, una dirección de once bits, y el aparato de tratamiento de datos es utilizable para escribir los primeros conjuntos de símbolos de datos recibidos desde las subportadoras de los primeros símbolos deOFDM a una primera parte de la memoria del entrelazador de acuerdo con un orden determinado por el conjunto dedirecciones, extraer los primeros conjuntos de símbolos de datos desde la primera parte de la memoria del entrelazador a la corrientede datos de salida de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada,escribir los segundos conjuntos de símbolos de datos recibidos desde las subportadoras de los segundos símbolos deOFDM a una segunda parte de la memoria del entrelazador de acuerdo con un orden definido por el conjunto dedirecciones, y extraer los segundos conjuntos de símbolos de datos desde la segunda parte de la memoria del entrelazador a la corrientede datos de salida de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, deacuerdo con solamente un proceso de desentrelazado impar, cuando está configurado para operar en el modo operativocon aproximadamente dos mil subportadoras.

  4. 4.-

    Aparato y método para el tratamiento de datos

    (12/2013)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos recibidos desde unnúmero predeterminado de señales subportadoras de símbolos de Multiplexado Ortogonal por División deFrecuencias (OFDM) a una corriente de datos de salida, siendo determinado el número predeterminado de señalessubportadoras de acuerdo con uno de una pluralidad de modos operativos y siendo divididos los símbolos dedatos en primeros conjuntos de símbolos de datos para hacerlos corresponder sobre primeros símbolos de OFDMy segundos conjuntos de símbolos de datos para hacerlos corresponder sobre segundos símbolos de OFDM,comprendiendo el aparato de tratamiento de datos: un desentrelazador utilizable para introducir en una memoria el número predeterminado de símbolosde datos desde las señales subportadoras de OFDM, y para extraer de la memoria los símbolos de datos a lacorriente de símbolos de salida para efectuar la correspondencia, siendo la extracción en un orden diferente que laintroducción, determinándose el orden a partir de un conjunto de direcciones, con el efecto de que los símbolos dedatos son desentrelazados de las señales subportadoras de OFDM, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada unadirección para cada uno de los símbolos de datos recibidos para hacer corresponder el símbolo de datos recibidosdesde la señal subportadora de OFDM a la corriente de símbolos de salida, comprendiendo el generador dedirecciones un registro de desplazamiento de realimentación lineal que incluye un número predeterminado de etapas deregistro y que es utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generadorpolinómico, un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento ypara permutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutaciónpara formar una dirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones pararegenerar una dirección cuando una dirección generada excede de una dirección válida máxima predeterminada,en que uno de la pluralidad de modos operativos proporciona símbolos de OFDM con aproximadamente cuatromil subportadoras que es la mitad o menos de la mitad de un número máximo de subportadoras en los símbolosde OFDM de cualquiera de los modos operativos, la dirección válida máxima predeterminada es aproximadamente cuatro mil, el registro de desplazamiento de realimentación tiene once etapas de registro con un generador polinómicopara el registro de desplazamiento de realimentación lineal de R'i[10] ≥ R'i-1[0] ⊕ R'i-1[2] y el código de permutaciónforma, con un bit adicional, una dirección de doce bits, y el aparato de tratamiento de datos es utilizable paraescribir los primeros conjuntos de símbolos de datos recibidos desde las subportadoras de los primeros símbolosde OFDM a una primera parte de la memoria del entrelazador de acuerdo con un orden determinado por elconjunto de direcciones, extraer los primeros conjuntos de símbolos de datos desde la primera parte de la memoria del entrelazador a lacorriente de datos de salida de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datosde entrada, escribir los segundos conjuntos de símbolos de datos recibidos desde las subportadoras de los segundossímbolos de OFDM a una segunda parte de la memoria del entrelazador de acuerdo con un orden definido por elconjunto de direcciones, y extraer los segundos conjuntos de símbolos de datos desde la segunda parte de la memoria del entrelazador a lacorriente de datos de salida de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datosde entrada, de acuerdo con solamente un proceso de desentrelazado impar, cuando está configurado para operaren el modo operativo con aproximadamente cuatro mil subportadoras.

  5. 5.-

    Aparato y método de procesamiento de datos

    (12/2013)

    Un aparato de procesamiento de datos utilizable para efectuar el mapeado de correspondencia de símbolos dedatos de entrada a comunicarse en un número predeterminado de señales de sub-portadoras de símbolos Multiplexadospor División de Frecuencias Ortogonales, OFDM, estando el número predeterminado de señales de sub-portadorasdeterminado en función de una pluralidad de modos operativos y los símbolos de datos de entrada incluyendo primerosconjuntos de símbolos de datos de entrada y segundos conjuntos de símbolos de datos de entrada, cuyo aparato deprocesamiento de datos comprende: un intercalador utilizable para realizar un proceso de intercalado impar que intercala los primeros conjuntos desímbolos de datos de entrada en las señales de sub-portadoras de primeros símbolos OFDM y un proceso de intercaladopar que intercala los segundos conjuntos de símbolos de datos de entrada en las señales de sub-portadoras desegundos símbolos OFDM,incluyendo el proceso de intercalado impar: la escritura de los primeros conjuntos de símbolos de datos de entrada en una memoria del intercalador enconformidad con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada yla lectura de los primeros conjuntos de símbolos de datos de entrada desde la memoria del intercalador en lasseñales de sub-portadoras de los primeros símbolos OFDM en conformidad con un orden definido por un código depermutación,incluyendo el proceso de intercalado par: la escritura de los segundos conjuntos de símbolos de datos de entrada en la memoria del intercalador enconformidad con un orden definido por el código de permutación yla lectura de los segundos conjuntos de símbolos de datos de entrada desde la memoria del intercalador en lasseñales de sub-portadoras de los segundos símbolos OFDM en conformidad con un orden secuencial, de modo quemientras los símbolos de datos de entrada desde el primer conjunto están siendo objeto de lectura desde posiciones enla memoria del intercalador , pueden ser objeto de escritura los símbolos de datos de entrada, desde el segundoconjunto, en las posiciones que acaban de ser objeto de lectura desde y cuando los símbolos de datos de entrada desdeel segundo conjunto son leídos desde las posiciones en la memoria del intercalador , con los símbolos de datos deentrada, desde un primer conjunto siguiente, pudiendo ser objeto de escritura en las posiciones desde donde acaban deleerse, en dondecuando el modo operativo es un modo que incluye mitad o menos de la mitad de un número de señales de subportadorasde un número total de sub-portadoras en los símbolos OFDM para transmitir los símbolos de datos deentrada que pueden admitirse por la memoria del intercalador , el aparato de procesamiento de datos utilizable paraintercalar los símbolos de datos de entrada desde ambos primero y segundo conjuntos, en conformidad con solamente elproceso de intercalado impar.

  6. 6.-

    Aparato y método de procesamiento de datos

    (10/2013)

    Un aparato de procesamiento de datos que puede hacerse funcionar para correlacionar símbolos de datosrecibidos a partir de un número predeterminado de señales de subportadora de símbolos multiplexados por divisiónde frecuencia ortogonal (OFDM) para formar un flujo de datos de salida, determinándose el número predeterminadode señales de subportadora según un modo de una pluralidad de modos de funcionamiento y dividiéndose lossímbolos de datos en primeros conjuntos de símbolos de datos y segundos conjuntos de símbolos de datos,comprendiendo el aparato de procesamiento de datos un entrelazador que puede hacerse funcionar parallevar a cabo un proceso de entrelazado impar que entrelaza los primeros conjuntos de símbolos de datos de lasseñales de subportadora de primeros símbolos OFDM para formar un flujo de datos de salida y un proceso deentrelazado par que entrelaza los segundos conjuntos de símbolos de datos de las señales de subportadora desegundos símbolos OFDM para formar el flujo de datos de salida, incluyendo el proceso de entrelazado impar:escribir los primeros conjuntos de símbolos de datos recuperados a partir de la señales de subportadora de losprimeros símbolos OFDM en una memoria de entrelazador según un orden definido por un código depermutación, y leer los primeros conjuntos de símbolos de datos de la memoria de entrelazador según un orden secuencialpara formar el flujo de datos de salida; incluyendo el proceso de entrelazado par: escribir los segundos conjuntos de símbolos de datos recuperados a partir de las señales de subportadora de lossegundos símbolos OFDM en la memoria de entrelazador según un orden secuencial, y leer los segundos conjuntos de símbolos de datos de la memoria de entrelazador según un orden definido porel código de permutación para formar el flujo de datos de salida; de manera que mientras símbolos de datos del primer conjunto están leyéndose desde posiciones de la memoria deentrelazador , símbolos de datos del segundo conjunto pueden escribirse en las posiciones que acaban deleerse, y cuando símbolos de datos del segundo conjunto están leyéndose desde las posiciones de la memoria deentrelazador , los símbolos de datos de un primer conjunto subsiguiente pueden escribirse en las posicionesque acaban de leerse, en el que, cuando el modo de funcionamiento es un modo que incluye la mitad o menos de la mitad de un númerode señales de subportadora que el número total de subportadoras en los símbolos OFDM para transportar lossímbolos de datos que pueden almacenarse en la memoria de entrelazador , el aparato de procesamiento dedatos puede hacerse funcionar para entrelazar los símbolos de datos de los primeros y de los segundos conjuntossolamente según el proceso de entrelazado impar.

  7. 7.-

    Aparato y método para el tratamiento de datos

    (10/2013)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos de entrada que han de ser comunicados sobre un número predeterminado de señales subportadoras de símbolos de Multiplexado Ortogonal por División de Frecuencias (OFDM), siendo determinado el número predeterminado de señales subportadoras de acuerdo con uno de una pluralidad de modos operativos e incluyendo los símbolos de datos de entrada primeros conjuntos de símbolos de datos de entrada para hacerlos corresponder sobre primeros símbolos de OFDM y segundos conjuntos de símbolos de datos de entrada para hacerlos corresponder sobre segundos símbolos de OFDM, comprendiendo el aparato de tratamiento de datos: un entrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datos para hacerlos corresponder sobre las señales portadoras de OFDM, y para extraer de la memoria los símbolos de datos para las subportadoras de OFDM para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción, determinándose el orden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son entrelazados sobre las señales subportadoras, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección para cada uno de los símbolos de entrada para hacer corresponder los símbolos de datos de entrada sobre una de las señales subportadoras, comprendiendo el generador de direcciones un registro de desplazamiento de realimentación tiene que incluye un número predeterminado de etapas de registro y siendo utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico, un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y para permutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formar una dirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regenerar una dirección cuando una dirección generada excede de una dirección válida máxima predeterminada, en que uno de una pluralidad de modos operativos proporciona aproximadamente cuatro mil subportadoras por símbolo de OFDM, proporcionando las cuatro mil subportadoras aproximadamente la mitad o menos de la mitad de un número máximo de subportadoras en los símbolos de OFDM de cualquiera de los modos operativos, la dirección válida máxima predeterminada es aproximadamente cuatro mil, el registro de desplazamiento de realimentación tiene once etapas de registro con un generador polinómico para el registro de desplazamiento de realimentación lineal de R'i[10] ≥ R'i-1[0] ⊕ R'i-1[2] y el código de permutación forma, con un bit adicional, una dirección de doce bits, y el aparato de tratamiento de datos está adaptado para escribir los primeros conjuntos de símbolos de datos de entrada en una primera parte de la memoria del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada, para extraer los primeros conjuntos de símbolos de datos de entrada de la primera parte de la memoria del entrelazador sobre las señales subportadoras de los primeros símbolos de OFDM de acuerdo con un orden definido por el conjunto de direcciones, para escribir el segundo conjunto de símbolos de datos de entrada en una segunda parte de la memoria del entrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, y para extraer los segundos conjuntos de símbolos de datos de entrada de la segunda parte de la memoria del entrelazador sobre las señales subportadoras de los segundos símbolos de OFDM de acuerdo con un orden definido por el conjunto de direcciones de acuerdo solo con un proceso de entrelazado impar.

  8. 8.-

    Aparato y método para el tratamiento de datos

    (08/2013)

    Un aparato de tratamiento de datos para hacer corresponder símbolos recibidos desde un número predeterminado deseñales subportadoras de un símbolo de Multiplexado Ortogonal por División de Frecuencias (OFDM) a una corriente desímbolos de salida, comprendiendo el aparato de tratamiento de datos: un desentrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datosdesde las señales subportadoras de OFDM, y para extraer de la memoria los símbolos de datos a la corriente de símbolos desalida para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción, determinándose elorden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son desentrelazados a partir de lasseñales subportadoras de OFDM, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección paracada uno de los símbolos de datos recibidos para hacer corresponder los símbolos de datos recibidos desde la señalsubportadora de OFDM a la corriente de símbolos de salida, comprendiendo el generador de direccionesun registro de desplazamiento de realimentación tiene que incluye un número predeterminado de etapas de registro ysiendo utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico,un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y parapermutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formar unadirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regeneraruna dirección cuando una dirección generada excede de una dirección válida máxima predeterminada, en quela dirección válida máxima predeterminada es aproximadamente ocho mil, el registro de desplazamiento de realimentación tiene doce etapas de registro con un generador polinómico para el registro dedesplazamiento de realimentación lineal de R'i[11] ≥ R'i-1[0] ⊕ R'i-1[1] ⊕ R'i-1[4] ⊕ R'i-1[6] y el código de permutación forma, conun bit adicional, una dirección de trece bits, el generador de direcciones incluye un generador de desplazamiento utilizable para añadir un desplazamiento a ladirección formada de trece bits.

  9. 9.-

    Aparato y método de procesamiento de datos

    (07/2013)

    Un receptor dispuesto en operación para la recuperación de bits de datos a partir de símbolos de datos recibidos apartir de un número predeterminado de señales sub-portadoras de símbolos Multiplexados por División de FrecuenciasOrtogonales (OFDM) y para formar un flujo de bits de salida, siendo el número predeterminado de señales subportadorasde los símbolos OFDM que se determina en función de uno entre una pluralidad de modos defuncionamiento, comprendiendo dicho receptor: un desintercalador de símbolos dispuesto en operación para la recuperación de primeros conjuntos de símbolos dedatos a partir de primeros símbolos OFDM en función de un proceso de intercalado impar y de segundos conjuntos desímbolos de datos a partir de segundos símbolos OFDM en función de un proceso de intercalado par y para formar unflujo de símbolos de salida a partir de los primeros y segundos conjuntos de símbolos de datos, una unidad demapeadora dispuesta en operación para generar, a partir de los símbolos de datos del flujo desímbolos de salida, los bits de datos codificados del Control de Paridad de Baja Densidad (LDPC), con paridadintercalada, convirtiendo cada uno de los símbolos de datos del flujo de símbolos de salida que representa un símbolo demodulación de las señales sub-portadoras de OFDM en bits de datos en función de un sistema de modulación,un permutador inverso adaptado para realizar un proceso de permutación inversa para efectuar una inversión deun proceso de permutación aplicado a los bits de datos de LDPC, de paridad intercalada, codificados, para permutar losbits de datos de LDPC codificados, de modo que una pluralidad de los bits de datos de LDPC codificados quecorresponda a un valor de 1 en una fila arbitraria de una matriz de información correspondiente a bits de información deun código de LDPC, que se utilizó para codificar los bits de datos, no se incorpore en el mismo símbolo yun decodificador de LDPC adaptado para realizar una decodificación de LDPC sobre los bits de datos de LDPCcodificados, en donde el proceso de permutación inversa se haya realizado para formar los bits de datos de salida, endonde el proceso de intercalado impar incluye: la escritura de los primeros conjuntos de símbolos de datos recuperados a partir de las señales sub-portadoras de losprimeros símbolos OFDM en una memoria del intercalador de símbolos en función de un orden definido por un código depermutación y la lectura de los primeros conjuntos de símbolos de datos a partir de la memoria del intercalador de símbolos enfunción de un orden secuencial en el flujo de datos de salida y el proceso de intercalado par incluye la escritura de los segundos conjuntos de símbolos de datos recuperados a partir de las señales sub-portadoras de lossegundos símbolos OFDM en la memoria del intercalador de símbolos en función de un orden secuencial yla lectura los segundos conjuntos de símbolos de datos a partir de la memoria del intercalador de símbolos enfunción de un orden definido por el código de permutación en el flujo de datos de salida, de tal modo que mientras lossímbolos de datos desde el primer conjunto esté siendo objeto de lectura a partir de posiciones en la memoria delintercalador de símbolos , los símbolos de datos a partir del segundo conjunto puedan ser objeto de escritura en lasposiciones desde donde acaban de leerse y cuando los símbolos de datos desde el segundo conjunto estén siendoleídos a partir de las posiciones en la memoria del intercalador de símbolos , los símbolos de datos a partir de unprimer conjunto siguiente puedan ser objeto de escritura en las posiciones desde las que acaban de leerse, en dondecuando en una de la pluralidad de modos de funcionamiento en donde el número de sub-portadoras por símbolo deOFDM proporcione la mitad, o menos de la mitad, de un número máximo de sub-portadoras en los símbolos OFDM decualquiera de los modos de funcionamiento, el aparato de procesamiento de datos sea utilizable para el desintercaladode los símbolos de datos en función de solamente el proceso de intercalado impar.

  10. 10.-

    Aparato y método para el tratamiento de datos

    (07/2013)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos de entrada que han de sercomunicados sobre un número predeterminado de señales subportadoras de un símbolo de Multiplexado Ortogonal porDivisión de Frecuencias (OFDM), comprendiendo el aparato de tratamiento de datos: un entrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datos parahacerlos corresponder sobre las señales portadoras de OFDM, y para extraer de la memoria los símbolos de datos para lassubportadoras de OFDM para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción,determinándose el orden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son entrelazadossobre las señales subportadoras, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección paracada uno de los símbolos de entrada para indicar una de las señales subportadoras sobre la que el símbolo de datos ha deser hecho corresponder, comprendiendo el generador de direcciones un registro de desplazamiento de realimentación tiene que incluye un número predeterminado de etapas de registro ysiendo utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico,un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y parapermutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formar unadirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regeneraruna dirección cuando una dirección generada excede de una dirección válida máxima predeterminada, caracterizado porque,la dirección válida máxima predeterminada es aproximadamente quinientos, el registro de desplazamiento de realimentación tiene ocho etapas de registro con un generador polinómico para elregistro de desplazamiento de realimentación lineal de R'i[7] ≥ R'i-1[0] - R'i-1[1] - R'i-1[5] - R'i-1[6] y el orden de permutación forma, con un bit adicional, una dirección de nueve bits Ri[n] para el símbolo i-ésimo de datosdesde el bit presente en la enésima etapa de registro R'i[n] de acuerdo con la tabla:

  11. 11.-

    Aparato y método para el tratamiento de datos

    (06/2013)

    Un aparato de tratamiento de datos utilizable para hacer corresponder símbolos de datos de entrada que han de ser comunicados sobre un número predeterminado de señales subportadoras de símbolos de Multiplexado Ortogonal por División de Frecuencias (OFDM), siendo determinado el número predeterminado de señales subportadoras de acuerdo con uno de una pluralidad de modos operativos e incluyendo los símbolos de datos de entrada primeros conjuntos de símbolos de datos de entrada para hacerlos corresponder sobre primeros símbolos de OFDM y segundos conjuntos de símbolos de datos de entrada para hacerlos corresponder sobre segundos símbolos de OFDM, comprendiendo el aparato de tratamiento de datos: un entrelazador utilizable para introducir en una memoria el número predeterminado de símbolos de datos para hacerlos corresponder sobre las señales portadoras de OFDM, y para extraer de la memoria los símbolos de datos para las subportadoras de OFDM para efectuar la correspondencia, siendo la extracción en un orden diferente que la introducción, determinándose el orden a partir de un conjunto de direcciones, con el efecto de que los símbolos de datos son entrelazados sobre las señales subportadoras, un generador de direcciones utilizable para generar el conjunto de direcciones, siendo generada una dirección para cada uno de los símbolos de entrada para hacer corresponder los símbolos de datos de entrada sobre una de las señales subportadoras, comprendiendo el generador de direcciones un registro de desplazamiento de realimentación tiene que incluye un número predeterminado de etapas de registro y siendo utilizable para generar una secuencia de bits pseudo-aleatoria de acuerdo con un generador polinómico, un circuito de permutación utilizable para recibir el contenido de las etapas de registro de desplazamiento y para permutar el orden de los bits presentes en las etapas del registro de acuerdo con un código de permutación para formar una dirección de una de las subportadoras de OFDM, y una unidad de control utilizable en combinación con un circuito de comprobación de direcciones para regenerar una dirección cuando una dirección generada excede de una dirección válida máxima predeterminada, en que uno de una pluralidad de modos operativos proporciona aproximadamente ocho mil subportadoras por símbolo de OFDM, proporcionando las ocho mil subportadoras aproximadamente la mitad o menos de la mitad de un número máximo de subportadoras en los símbolos de OFDM de cualquiera de los modos operativos, la dirección válida máxima predeterminada es aproximadamente ocho mil, el registro de desplazamiento de realimentación tiene doce etapas de registro con un generador polinómico para el registro de desplazamiento de realimentación lineal de R'i[11] ≥ R'i-1[0] R'i-1[1] R'i-1[4] R'i-1[6] y el código de permutación forma, con un bit adicional, una dirección de trece bits, y el aparato de tratamiento de datos está adaptado para entrelazar los símbolos de datos de entrada procedentes tanto de los primeros como de los segundos conjuntos de acuerdo con un proceso de entrelazado impar solo, y para escribir los primeros conjuntos de símbolos de datos de entrada en una primera parte de la memoria del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada, para extraer los primeros conjuntos de símbolos de datos de entrada de la primera parte de la memoria del entrelazador sobre las señales subportadoras de los primeros símbolos de OFDM de acuerdo con un orden definido por el conjunto de direcciones, para escribir el segundo conjunto de símbolos de datos de entrada en una segunda parte de la memoria del entrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, y para extraer los segundos conjuntos de símbolos de datos de entrada de la segunda parte de la memoria del entrelazador sobre las señales subportadoras de los segundos símbolos de OFDM de acuerdo con un orden definido por el conjunto de direcciones.

  12. 12.-

    Aparato y método de procesamiento de datos

    (06/2013)

    Un transmisor para comunicar bits de datos mediante un número predeterminado de señales de sub-portadoras desímbolos Multiplexados por División de Frecuencias Ortogonales (OFDM), estando el número predeterminado de señales de sub-portadoras determinado en conformidad con uno de entre una pluralidad de modos de funcionamiento, comprendiendo el transmisor: un intercalador de paridad utilizable para realizar un intercalado de paridad sobre bits de datos codificados porControl de Paridad de Baja Densidad (LDPC) obtenidos mediante codificación LDPC de los bits de datos en conformidadcon una matriz de control de paridad de un código LDPC, comprendiendo la matriz del código de paridad una matriz deparidad correspondiente a bits de paridad del código LDPC, presentando la matriz de paridad una estructura escalonadacon el fin de que un bit de paridad de los bits de datos codificados por codificación LDPC esté intercalado a una posiciónde bits de paridad diferente, una unidad mapeadora para puesta en correspondencia de los bits de paridad intercalados en símbolos de datosque corresponden a símbolos de modulación de un sistema de modulación de las señales de sub-portadoras OFDM,un intercalador de símbolos diseñado, en operación, para dividir los símbolos de datos en primeros conjuntos desímbolos de datos y en segundos conjuntos de símbolos de datos y para efectuar un proceso de intercalado impar queintercala los primeros conjuntos de símbolos de datos en las señales de sub-portadoras de primeros símbolos OFDM yun proceso de intercalado par que intercala los segundos conjuntos de símbolos de datos sobre las señales de subportadorasde segundos símbolos OFDM, comprendiendo el proceso de intercalado impar: la escritura de los primeros conjuntos de símbolos de datos en un memoria de intercalador de símbolos enconformidad con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada y la lectura de los primeros conjuntos de símbolos de datos desde la memoria de intercalador de símbolos sobre lasseñales de sub-portadoras de los primeros símbolos OFDM en conformidad con un orden definido por un código depermutación, comprendiendo el proceso de intercalado par: la escritura de los segundos conjuntos de símbolos de datos de entrada en la memoria de intercalador de símbolos enconformidad con un orden definido por el código de permutación y la lectura de los segundos conjuntos de símbolos de datos desde la memoria de intercalador de símbolos sobre lasseñales de sub-portadoras de los segundos símbolos OFDM en conformidad con un orden secuencial de modo que,mientras que símbolos de datos del primer conjunto son leídos en posiciones de la memoria de intercalador de símbolos,símbolos de datos del segundo conjunto pueden ser escritos en posiciones a las que acaba de efectuarse una lectura yque cuando símbolos de datos del segundo conjunto son leídos en estas posiciones de la memoria de intercalador desímbolos, los símbolos de datos del primer conjunto siguiente pueden ser escritos en las posiciones desde las que seacaban de leer, en donde cuando, en uno de la pluralidad de modos de funcionamiento en los que el número de sub-portadoras porsímbolo OFDM proporciona la mitad o menos de la mitad de un número máximo de sub-portadoras en los símbolosOFDM de uno cualquiera de los modos de funcionamiento, el transmisor es utilizable para intercalar los símbolos dedatos que proceden, a la vez, de los primeros y segundos conjuntos utilizando solamente el proceso de intercaladoimpar.

  13. 13.-

    Aparato y método de procesamiento de datos

    (05/2013)

    Método cosmético, no terapéutico, para la prevención, deceleración o inversión de procesos de envejecimiento dérmico, seleccionados entre el conjunto que consiste en un envejecimiento cronológico y un fotoenvejecimiento, en donde la composición de la matriz extracelular (ECM) de un mamífero es alterada por uso de una o más proteína(s) relacionada(s) con el GDF-5 y/o uno o más ácido(s) nucleico(s) que codifica(n) dicha(s) proteína(s), en donde una proteína relacionada con el GDF-5 es cualquier proteína presente en la naturaleza o creada artificialmente que comprende un dominio de nudo de cistina con una identidad de aminoácidos de por lo menos un 60% con el dominio de nudo de cistina de 102 aa del GDF-5 humano (aminoácidos 400-501 de la SEQ ID NO: 1).

  14. 14.-

    Equipo y método de procesamiento de datos

    (05/2013)

    Un equipo de procesamiento de datos que se utiliza para asignar símbolos de datos de entrada que se van acomunicar sobre un número predeterminado de señales subportadoras de símbolos Multiplexados por División deFrecuencia Ortogonal, OFDM, estando determinado el número predeterminado de señales subportadoras deacuerdo con uno de una pluralidad de modos de operación, e incluyendo los símbolos de datos de entrada unosprimeros conjuntos de símbolos de datos de entrada para ser asignados a unos primeros símbolos OFDM y unossegundos conjuntos de símbolos de datos de entrada para ser asignados a unos segundos símbolos OFDM,comprendiendo el equipo de procesamiento de datos un entrelazador que se utiliza para grabar en una memoria el número predeterminado de símbolos dedatos para ser asignados a las señales subportadoras OFDM, y para leer de la memoria los símbolos de datospara las subportadoras OFDM con el fin de establecer la asignación, realizándose la lectura en un orden diferentedel de grabación, estando determinado dicho orden a partir de un conjunto de direcciones, de tal modo que lossímbolos de datos resultan entrelazados sobre las señales subportadoras, un generador de direcciones que se utiliza para generar el conjunto de direcciones, generándose unadirección para cada uno de los símbolos de entrada con el fin de asignar los símbolos de datos de entrada a una delas señales subportadoras, comprendiendo dicho generador de direccionesun registro de desplazamiento con realimentación lineal que incluye un número predeterminado deposiciones de registro y que se utiliza para generar una secuencia pseudoaleatoria de bits de acuerdo con unpolinomio generador, un circuito de permutación que se utiliza para recibir el contenido de las posiciones del registro dedesplazamiento y permutar el orden de los bits presentes en las posiciones del registro de acuerdo con un orden depermutación para formar una dirección de una de las subportadoras OFDM, y una unidad de control que se utiliza en combinación con un circuito de comprobación de direccionespara regenerar una dirección cuando una dirección generada excede una dirección válida máxima predeterminada,en donde uno de una pluralidad de modos de operación proporciona aproximadamente dieciséis mil subportadoraspor cada símbolo OFDM, proporcionando dichas aproximadamente dieciséis mil subportadoras la mitad o menos dela mitad de un número máximo de subportadoras en los símbolos OFDM de cualquiera de los modos de operación,la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal dispone de trece posiciones de registro con unpolinomio generador **Fórmula**para el registro dedesplazamiento con realimentación lineal, y el orden de permutación forma, junto con un bit adicional, una direcciónde catorce bits, y el equipo de procesamiento de datos está adaptado para entrelazar los símbolos de datos deentrada tanto del primer como del segundo conjuntos de acuerdo con únicamente un proceso de entrelazamientoimpar, incluyendo el proceso de entrelazamiento impargrabar los primeros conjuntos de símbolos de datos de entrada en una primera parte de la memoria del entrelazador de acuerdo con un orden secuencial de los primeros conjuntos de símbolos de datos de entrada,leer los primeros conjuntos de símbolos de datos de entrada de la primera parte de la memoria delentrelazador y asignarlos a las señales de las subportadoras de los primeros símbolos OFDM de acuerdo con unorden definido por el conjunto de direcciones, grabar el segundo conjunto de símbolos de datos de entrada en una segunda parte de la memoria delentrelazador de acuerdo con un orden secuencial de los segundos conjuntos de símbolos de datos de entrada, yleer los segundos conjuntos de símbolos de datos de entrada de la segunda parte de la memoria delentrelazador y asignarlos a las señales subportadoras de los segundos símbolos OFDM de acuerdo con un ordendefinido por el conjunto de direcciones.

  15. 15.-

    Aparato y método de procesamiento de datos

    (03/2013)

    Un transmisor para comunicar bits de datos a través de un número predeterminado de señales de sub-portadorade un símbolo Multiplexado por División de Frecuencia Ortogonal (OFMD), comprendiendo el transmisor: un intercalador de paridad, operable para realizar intercalación de paridad sobre bits de datos codificadospor Comprobación de Paridad de Baja Densidad (LDPC) obtenidos mediante codificación de LDPC de los bits dedatos de acuerdo con una matriz de comprobación de paridad de un código de LDPC, que incluye una matriz deparidad correspondiente a bits de paridad de un código de LDPC, teniendo la matriz de paridad una estructuragradual, de modo que un bit de paridad de los bits de datos codificados por LDPC es intercalado en una posición debit de paridad diferente, una unidad de mapeo para mapear bits intercalados de paridad sobre símbolos de datos correspondientes asímbolos de modulación de un esquema de modulación de las señales de sub-portadora de OFMD,un intercalador de símbolo dispuesto en operación para entrada por lectura en una memoria deintercalador de símbolo del número predeterminado de símbolos de datos para mapeo sobre las señales de subportadorade OFMD, y para salida por lectura desde la memoria de intercalador de símbolo de los símbolos dedatos para que las sub-portadoras de OFMD efectúen el mapeo, siendo la salida por lectura en un orden diferente alde la entrada por lectura, siendo determinado el orden desde un conjunto de direcciones, con el efecto de que lossímbolos de datos son intercalados en las señales de sub-portadora del símbolo de OFDM.

  16. 16.-

    Aparato y método de procesado de datos

    (05/2012)

    Aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos recibidos desde un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) hacia un flujo continuo de símbolos de salida, comprendiendo el aparato de procesado de datos: un desintercalador que se puede hacer funcionar para escribir en una memoria el número predeterminado de símbolos de datos desde las señales subportadoras OFDM, y para leer de la memoria los símbolos de datos hacia el flujo continuo de símbolos de salida con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se desintercalan desde las señales subportadoras OFDM, un generador de direcciones que se puede hacer funcionar para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de datos recibidos con el fin de indicar la señal subportadora OFDM desde la cual se va a establecer una correspondencia del símbolo de datos recibido hacia el flujo continuo de símbolos de salida, comprendiendo el generador de direcciones un registro de desplazamiento con realimentación lineal que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, un circuito de permutación que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección de una de las subportadoras OFDM, y una unidad de control que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque la dirección válida máxima predeterminada es aproximadamente treinta y dos mil, el registro de desplazamiento con realimentación lineal tiene catorce etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de **Fórmula**y el orden de permutación forma, con un bit adicional, una dirección de quince bits Ri[n] para el símbolo de datos iésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con la tabla:

  17. 17.-

    Aparato y método de procesado de datos

    (05/2012)

    Aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos de datos de entrada, que van a ser comunicados, sobre un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM), comprendiendo el aparato de procesado de datos un intercalador que se puede hacer funcionar para escribir en una memoria el número predeterminado de símbolos de datos para el establecimiento de correspondencias sobre las señales subportadoras OFDM, y para leer de la memoria los símbolos de datos para las subportadoras OFDM con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se intercalan en las señales subportadoras, un generador de direcciones que se puede hacer funcionar para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de entrada con el fin de indicar una de las señales subportadoras sobre la cual se va a establecer una correspondencia del símbolo de datos, comprendiendo el generador de direcciones un registro de desplazamiento con realimentación lineal que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, un circuito de permutación que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación para formar una dirección de una de las subportadoras OFDM, y una unidad de control que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque la dirección válida máxima predeterminada es aproximadamente treinta y dos mil, el registro de desplazamiento con realimentación lineal tiene catorce etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de **Fórmula**, y el orden de permutación forma, con un bit adicional, una dirección de quince bits Ri[n] para el símbolo de datos iésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con la tabla:

  18. 18.-

    Aparato y método de procesado de datos

    (03/2012)

    Aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos de entrada, que van a ser comunicados, sobre un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM), comprendiendo el aparato de procesado de datos un intercalador que se puede hacer funcionar para escribir en una memoria el número predeterminado de símbolos de datos para el establecimiento de correspondencias sobre las señales subportadoras OFDM, y para leer de la memoria los símbolos de datos para las subportadoras OFDM con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se intercalan en las señales subportadoras, un generador de direcciones que se puede hacer funcionar para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de entrada con el fin de indicar una de las señales subportadoras sobre la cual se va a establecer una correspondencia del símbolo de datos, comprendiendo el generador de direcciones un registro de desplazamiento con realimentación lineal que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, un circuito de permutación que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección de una de las subportadoras OFDM, y una unidad de control que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal deR'i[12] = R'i-1[0] Å R'i-1[1] Å R'i-1[4] Å R'i-1[5] Å R'i-1[9] Å R'i-1[11], y el orden de permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con un código definido por la tabla:

  19. 19.-

    Aparato y método de procesado de datos

    (03/2012)

    Aparato de procesado de datos que se puede hacer funcionar para establecer correspondencias de símbolos recibidos desde un número predeterminado de señales subportadoras de un símbolo Multiplexado por División Ortogonal de Frecuencia (OFDM) hacia un flujo continuo de símbolos de salida, comprendiendo el aparato de procesado de datos un desintercalador que se puede hacer funcionar para escribir en una memoria el número predeterminado de símbolos de datos desde las señales subportadoras OFDM, y para leer de la memoria los símbolos de datos hacia el flujo continuo de símbolos de salida con el fin de efectuar el establecimiento de correspondencias, realizándose la lectura en un orden diferente al de la escritura, determinándose el orden a partir de un conjunto de direcciones, con el resultado de que los símbolos de datos se desintercalan desde las señales subportadoras OFDM, un generador de direcciones que se puede hacer funcionar para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de datos recibidos con el fin de indicar la señal subportadora OFDM desde la cual se va a establecer una correspondencia del símbolo de datos recibido hacia el flujo continuo de símbolos de salida, comprendiendo el generador de direcciones un registro de desplazamiento con realimentación lineal que incluye un número predeterminado de etapas de registro y que se puede hacer funcionar para generar una secuencia seudoaleatoria de bits de acuerdo con un polinomio generador, un circuito de permutación que se puede hacer funcionar para recibir el contenido de las etapas de registro de desplazamiento y para permutar los bits presentes en las etapas de registro de acuerdo con un orden de permutación con el fin de formar una dirección de una de las subportadoras OFDM, y una unidad de control que se puede hacer funcionar en combinación con un circuito de comprobación de direcciones para volver a generar una dirección cuando una dirección generada supera una dirección válida máxima predeterminada, caracterizado porque la dirección válida máxima predeterminada es aproximadamente dieciséis mil, el registro de desplazamiento con realimentación lineal tiene trece etapas de registro con un polinomio generador para el registro de desplazamiento con realimentación lineal de R'i[12] = R'i-1[0]ÅR'i-1[1]ÅR'i-1[4]ÅR'i-1[5]ÅR'i-1[9]ÅR'i-1[11], y el orden de permutación forma, con un bit adicional, una dirección de catorce bits Ri[n] para el símbolo de datos i-ésimo a partir del bit presente en la etapa de registro n-ésima R'i[n] de acuerdo con un código definido por la tabla:**Tabla**

  20. 20.-

    APARATO Y METODO DE PROCESAMIENTO DE DATOS

    (02/2010)

    Un aparato de procesamiento de datos operativo para mapear símbolos de datos recibidos desde un número predeterminado de señales de subportadoras de un símbolo Multiplexado por División de Frecuencias Ortogonales, OFDM, en un flujo de símbolos de salida, comprendiendo el aparato de procesamiento un desintercalador operativo para ingresar en una memoria del intercalador el número predeterminado de símbolos de datos a partir de las señales de subportadora OFDM, y para leer desde la memoria los símbolos de datos hacia el flujo de símbolos de datos para realizar el mapeo, siendo la lectura de salida en un orden diferente al ingreso, determinándose el orden a partir de un conjunto de direcciones, con la consecuencia de que los símbolos de datos son desintercalados a partir de las señales de subportadora OFDM, un generador de direcciones operativo para generar el conjunto de direcciones, generándose una dirección para cada uno de los símbolos de datos recibidos, con el objeto de indicar la señal subportadora OFDM desde la que el símbolo de datos recibido ha de mapearse en el flujo de símbolos de salida, comprendiendo el generador de direcciones un registro de desplazamiento de retroalimentación lineal que incluye un número predeterminado de etapas del registro y que es operativo para generar una secuencia de bits pseudoaleatoria de acuerdo con un polinomio generador, un circuito de permutación operativo para recibir el contenido de las etapas del registro de desplazamiento y para permutar los bits presentes en las etapas del registro de acuerdo con un código de permutación con el objeto de formar una dirección de una de las subportadoras OFDM, y una unidad de control operativa en combinación con un circuito de verificación de direcciones, para regenerar una dirección cuando una dirección generada excede una dirección válida máxima predeterminada, caracterizado porque la dirección válida máxima predeterminada es menor que mil veinticuatro, el registro de desplazamiento de retroalimentación lineal tiene nueve etapas de registro con un polinomio generador para el registro de desplazamiento de retroalimentación lineal, de R''i[8] = R''i-1[0] R''i-1[4], y el código de permutación forma, con un bit adicional, una dirección de diez bits R i[n] para el i-ésimo símbolo de datos a partir del bit presente en la n-ésima etapa de registro ''R-i[n], de acuerdo con la tabla: **(Ver fórmula)**