6 inventos, patentes y modelos de OZAWA,SEIICHI

  1. 1.-

    Circuito de transmisión, circuito de recepción, método y sistema de transmisión de datos

    (05/2015)

    Un método de transferencia de datos digitales para transferir de forma alterna y periódica una primera información y una segunda información respectivamente en un primer periodo y en un segundo periodo, en el que: una cantidad de información de la primera información por unidad de tiempo en el primer periodo es más grande que una cantidad de información de la segunda información por unidad de tiempo en el segundo periodo; y la primera información en el primer periodo se transfiere como unos datos en serie cuyo un símbolo es n veces una anchura de impulso mínima, y la segunda información en el segundo periodo se transfiere como datos en serie modulados por anchura de impulso en un símbolo que empieza y termina con...

  2. 2.-

    Dispositivo de restauración de datos de reloj

    (11/2014)

    Un dispositivo de restauración de datos de reloj, que restaura la señal y los datos de reloj sobre la base de una señal digital introducida, que comprende: una sección de ecualizador que ajusta un nivel de la señal digital introducida y emite la señal digital ajustada; una sección de muestreador que recibe una entrada de una señal CK de reloj y una señal CKX de reloj que tienen un mismo ciclo T, así como una entrada de señal digital emitida por la sección de ecualizador, y que muestrea, mantiene y emite, en cada período enésimo T(n) del ciclo, un valor D(n) de la señal digital en un tiempo tC, indicado por la señal CK de reloj, y un valor DX(n) de la señal digital en un tiempo tX, indicado por la señal CKX de reloj...

  3. 3.-

    Dispositivo de restauración de datos de reloj

    (04/2014)

    Un dispositivo de restauración de datos de reloj que restaura una señal y datos de reloj en base a una señal digital de entrada, y que comprende: una sección de muestreador, que recibe una entrada de una señal de reloj CKXA, una señal de reloj CKXB, y un señal de reloj CK que tiene el mismo ciclo T así como una entrada de la señal digital y que muestrea, mantiene, y emite, en cada enésimo periodo T(n) del ciclo, un valor DXA(n) de la señal digital en el tiempo tXA indicado por la señal de reloj CKXA, un valor DXB(n) de la señal digital en el...

  4. 4.-

    Dispositivo de recepción de señal de vídeo y sistema de transmisión de señal de vídeo

    (10/2013)

    Dispositivo de recepción de señal de vídeo para recibir una señal de paquete en serie, comprendiendo eldispositivo de recepción de señal de vídeo: un deserializador que regenera una pluralidad de señales de paquete codificadas mediante una conversiónserie-paralelo de dicha señal de paquete en serie, una unidad de decodificación que regenera una pluralidad de señales de paquete decodificando dicha pluralidadde señales de paquete codificadas procedentes de dicho deserializador , y un desempaquetador (24, 24A) que regenera una señal de vídeo, una señal de sincronización y una señal dehabilitación de datos desempaquetando...

  5. 5.-

    Dispositivo de transmisor, dispositivo de receptor y sistema de comunicación

    (01/2013)

    Un dispositivo de transmisión, que comprende: una unidad de transmisión de señal, para enviar una señal de datos serie incluida en una señal de reloj hasta undispositivo de recepción; una unidad de comando de transmisión de aviso de cambio, para presentar en la salida para la unidad detransmisión de señal, una señal de control para el envío por la unidad de transmisión de señal hasta eldispositivo de recepción de una señal de datos serie que ha sido establecida como un valor constante a través deun período de un múltiplo constante de un ciclo de la señal de reloj cuando ha cambiado la tasa de bits de una señalde datos serie que va a ser enviada por la unidad...

  6. 6.-

    Dispositivo de recuperación de datos de reloj

    (01/2013)

    Un dispositivo de recuperación de reloj / datos para recuperar una señal de reloj y datos, en base a una señal digital de entrada, que comprende: un muestreador para recibir una entrada de una señal CK de reloj y una señal CKX de reloj, que tienen el mismo ciclo T, y también recibir una entrada de la señal digital; proporcionar una primera señal aplicando un desfase, -Voff, a la señal digital, proporcionar una segunda señal aplicando un desfase, +Voff, a la señal digital, y, en cada n-ésimo periodo T(n) de este ciclo, muestrear, retener y emitir un valor digital DA(n) de la primera señal y un valor digital DB(n) de la segunda señal, en un momento tC indicado...