6 inventos, patentes y modelos de MULLER, HORST, DIPL.-ING.

  1. 1.-

    PROCEDIMIENTO PARA LA ELECCION DE SEÑALES ENCADENADAS A PARTIR DE SEÑALES DE RECEPCION DE LA JERARQUIA SINCRONA DIGITAL.

    (05/2006)
    Solicitante/s: SIEMENS AG. Clasificación: H04Q11/04, H04J3/14.

    EN LA TRANSMISION DE UNA SEÑAL EN MULTIPLES CUADROS (AU4 SUB,1}, ...) DE IMPULSOS ENCADENADOS UNO CON OTRO SE COORDINAN LAS INDICACIONES (SM) DE PERTURBACION, QUE SE DISPONEN EN EL MARCO DE IMPULSOS, CON TODOS LOS CUADROS DE IMPULSOS ENCADENADOS, CON LO QUE SE CONMUTA AL MISMO TIEMPO SOBRE UNA SEÑAL (ES) DE SUSTITUCION.

  2. 2.-

    PROCEDIMIENTO DE CONEXION EN ESTRELLA TETRAFASICA (CROSS-CONNECT) PARA SEÑALES 1 DE MAQUINA DE PALABRAS DE LONGITUD VARIABLE (STM-1) DE LA JERARQUIA SINCRONO-DIGITAL-MULTIPLEX.

    (01/1996)

    EL OBJETIVO DE LA INVENCION ES EL TRATAMIENTO SIMULTANEO DE BLOQUES DE DATOS CON ESTRUCTURAS MULTIPLEX DE LA JERARQUIA SINCRONO-DIGITAL-MULTIPLEX , EN UNA CONEXION EN ESTRELLA TETRAFASICA. EL PROCEDIMIENTO CONSISTE EN QUE SE MANEJAN UNIDADES DE ADMINISTRACION AU-4 DE SEÑALES STM-1 A TRAVES DE UN BUS DE DATOS MEDIANTE UN MICROPROCESADOR QUE LAS DIVIDE EN GRUPOS DE CONTENEDORES VIRTUALES MAS O MENOS DEL MISMO TAMAÑO QUE TUG-31 Y TU-31 . DESPUES DE ELIMINAR SEÑALES ADICIONALES (8/14,48',16) QUE YA NO SE NECESITAN, A CADA GRUPO DE CONTENEDORES VIRTUALES SE AÑADE UN INDICADOR INDIVIDUAL DE ADAPTACION...

  3. 3.-

    PROCEDIMIENTO PARA LA TRANSMISION DE SEÑALES DE 1544 Y/O 6312 KBIT/S A TRAVES DE ENLACES DE 2048 Y/O 8448 KBIT/S EN LA JERARQUIA MULTIPLEX DIGITAL SINCRONA

    (06/1995)

    PROCEDIMIENTO PARA LA TRANSMISION DE SEÑALES DE 1544 Y DE 6312-KBIT/S A TRAVES DE RECORRIDOS DE 2048 Y 8448-KBIT/S EN LA JERARQUIA MULTIPLEX DIGITAL SINCRONICA. NO SE CONOCE UN PROCEDIMIENTO PARA LA TRANSMISION DE SEÑALES DE 1544 Y 6312-KBIT/S A TRAVES DE UN RECORRIDO DE 2048 Y 8448-KBIT/S EN LA JERARQUIA MULTIPLEX DIGITAL SINCRONICA Y DEBE INDICARSE. UNA SEÑAL DE 1544-KBIT/S SE INTRODUCE EN DIRECCION MULTIPLEX CON UN IMPULSO DE RELOJ INTERRUMPIDO DE 2048-KHZ (LT SUB 11) EN UN CONTENEDOR C-11 , QUE SE COMPLETA CON UNA CABEZA MARCO DE CAMINO V5 SUB 11 PARA FORMAR UN CONTENEDOR VIRTUAL VC-11. SU TRANSMISION...

  4. 4.-

    PROCEDIMIENTO PARA LA TRANSMISION DE UNA SEÑAL DIGITAL DE BANDA ANCHA EN UN SISTEMA DE GRUPO TRIBUTARIO A TRAVES DE UNA RED MULTIPLEX JERARQUIZADA SINCRONA Y DIGITAL

    (04/1995)

    A LA PRIMERA UNIDAD DE SUBSISTEMA DENTRO DE UNA CADENA, SE LE ASOCIA UNA AGUJA PARA LA DETERMINACION DE LA POSICION EN EL CUADRO. LAS DEMAS UNIDADES DE SUBSISTEMA ESTAN DOTADAS DE UN INDICADOR DE CADENA EN VEZ DE UNA AGUJA. CADA DISPOSITIVO DE NUDO DE RED A LO LARGO DE UN TRAYECTO DE TRANSMISION HA DE RECONOCER LA CADENA DE UNIDADES DE SUBSISTEMAS Y DAR CURSO A SUS UNIDADES DE SUBSISTEMAS EN EL ORDEN ADECUADO. SI SE PRECISA UN AJUSTE DE LA INDEXACION EN LA PRIMERA UNIDAD DE SUBSISTEMA, HA DE ORIGINARSE TAMBIEN UN SALTO DE FASE EN LAS DEMAS. ESO REQUIERE HARDWARE Y SOFTWARE. ESTO NO PROCEDE SI SE ASOCIA UNA AGUJA (PTR1 A PTR5) CON EL VALOR DE LA DETERMINACION DE LA POSICION DE LA PRIMERA UNIDAD (TU-12 SUB 1) A TODAS...

  5. 5.-

    COLOCACION DE CONMUTADOR PARA REDUCIR LA POTENCIA DE RUPTURA PRODUCIDA MEDIANTE CIERRE Y APERTURA DE UN CONMUTADOR CARGADO OHMICAMENTE Y CAPACITATIVAMENTE

    (11/1993)

    LA COLOCACION DE CONMUTADOR, COMPRENDE UN CONMUTADOR (1B) EN FORMA DE UN JUEGO DE CONTACTO DE UN RELE . LA POTENCIA DE RUPTURA DEL PRIMER TRAMO CONMUTADOR A-B ES PARA REDUCIR PUES SOBRE ESTE, PUEDE DESCARGAR UN CONDENSADOR . MEDIANTE LA APERTURA DEL SEGUNDO TRAMO CONMUTADOR B-C, EL TRAMO DE TRABAJO PARA EL NORMAL FUNCIONAMIENTO, UN TRANSISTOR DE EFECTO DE CAMPO DE POTENCIA CARGA UNA PARTE DE LA CARGA DEL CONDENSADOR PARA QUE TRAL EL TIEMPO MUERTO DEL RELE Y EL CIERRE DEL PRIMER TRAMO CONMUTADOR A-B SOBRE ESTE FLUYA SOLO UNA PEQUEÑA CORRIENTE. EN UNA POSTERIOR APERTURA DEL PRIMER TRAMO CONMUTADOR A-B EMPIEZA EL TRANSISTOR...

  6. 6.-

    PROCEDIMIENTO PARA EL ENCAJE DE UNA SEÑAL ASINCRONICA 169 264-KBIT/S EN UNA SEÑAL 155 520-KBIT/S.

    (11/1993)
    Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Clasificación: H04J3/16.

    EL PROPOSITO DE ESTE INVENTO ES EL SIGUIENTE: LA INTERDIRECCION DE UNA SEÑAL ASINCRONICA 139/264 KBIT/S EN LA JERARQUIA DIGITAL EUROPEA, DE FORMA QUE SEA APTA PARA LA ESTRUCTURA DEL CUADRO DE UNA SEÑAL 155 520-KBITS, EN UNA POSICION DE CORTE DE LOS NUDOS DE LA ESTRUCTURA NNI. EN LA ESTRUCTURA DEL CUADRO SE ENCAJAN LOS BITES, QUE ESTAN UNIDOS EN LA FORMA DE UN CONTENEDOR VIRTUAL VC-4, EN UN CUADRO INFERIOR. ESTE CUADRO INFERIOR ESTA FORMADO POR NUEVE SECCIONES, CADA UNA CON 261 SUBSECCIONES, CON UN BITE, O BIEN OCHO BITES. LA PRIMERA SUBSECCION ESTA COLOCADA DELANTE DE UNA CABEZA DE VIA (POH). LAS 260 SECCIONES RESTANTES ESTAN DIVIDIDAS EN EL INVENTO EN 20 BLOQUES, CON UNA PRIMERA PARTE (W, X, Y, Z) PARA UN BITE, ESPECIALMENTE PARA SEÑALES SUPLEMENTARIAS, Y UNA SEGUNDA PARTE DE 12 BITES, SUBDIVIDIDA EN BITES DE INFORMACION (I). ESTE PROCEDIMIENTO ES APLICABLE A NUDOS DE ESTRUCTURA-POSICIONES DE CORTE NNI EN UNA ESTRUCTURA OPTICA SINCRONICA SONET.