6 inventos, patentes y modelos de MERAYO FERNANDEZ,LUIS ANTONIO

  1. 1.-

    PROCESADOR EN MODO DE TRANSFERENCIA ASINCRONA DE ENTRADA Y SALIDA A UN CONMUTADOR.

    (03/2003)

    Procesador en Modo de Transferencia Asíncrona de entrada y salida a un conmutador. El procesador en Modo de Transferencia Asíncrona (ATM) sirve como interfaz de entrada y salida a un conmutador ATM. El circuito tiene dos modos de funcionamiento, como conversor de Células a Microcélulas (modo CM) y como conversor de Microcélulas a Células (modo MC). La función principal del procesador en modo de funcionamiento CM es la de convertir células estándar ATM (53 octetos) a un formato en paralelo de microcélulas (12 ó 20 palabras de 4 bits, dependiendo del formato programado) que son procesadas por un conmutador, o bien, en modo de funcionamiento MC, son procesadas las microcélulas, a la salida del conmutador, de forma...

  2. 2.-

    CONMUTADOR DE PAQUETES PARA UN RED CON MODO DE TRANSFERENCIAS ASINCRONO.

    (03/2003)
    Ver ilustración. Solicitante/s: TELEFONICA, S.A.. Clasificación: H04L12/56.

    Conmutador de paquetes para una red con modo de transferencia asíncrono. El conmutador de paquetes para una red con modo de transferencia asíncrono es el elemento básico de una matriz de conmutación ATM, cuya misión es conmutar paquetes de 8, 12 ó 20 palabras de 4 bits, denominados microcélulas, organizados en tramas. Posee ocho entradas y cuatro salidas, por lo que para construir un elemento básico de conmutación de ocho entradas y ocho salidas se puentean las entradas de dos circuitos conmutadores de paquetes. Para la conmutación, en función de la cabecera de las microcélulas a la entrada, se encaminan a una salida determinada. Además evita pérdidas de información y problemas de contención de dichas microcélulas mediante un algoritmo de selección y colas a la salida del circuito conmutador. Posee también sincronización automática entre el reloj de los datos y el del sistema y detección de errores.

  3. 3.-

    CIRCUITO INTEGRADO PARA LA EXTRACCION Y ADICION DE TRAFICO EN MODO DE TRANSFERENCIA ASINCRONO.

    (05/2001)
    Ver ilustración. Solicitante/s: TELEFONICA, S.A.. Clasificación: H04Q11/04.

    Circuito integrado para la extracción y adición de tráfico en modo de transparencia asíncrono. El circuito integrado para la extracción y adición de tráfico en Modo de Transferencia Asíncrono (ATM) permite la interconexión de sistemas de comunicaciones ATM de alta velocidad (2,5 Gbit/s). Es configurable en modo multiplexor, para añadir canales de tráfico ATM de baja velocidad (hasta 622 Mbit/s) procedentes de una fuente exterior en un flujo o enlace común ATM de alta velocidad (2,5 Gbit/s) o en modo demultiplexor, para extraer canales de tráfico ATM de baja velocidad hacia un receptor exterior de un flujo de tráfico de alta velocidad. Realiza además otras funciones, en ambos modos, como medidas estadísticas sobre los flujos ATM para detectar características del tráfico y pérdidas de información, control de la calidad de la transmisión y generación de alarmas.

  4. 4.-

    RECUPERADOR DE RELOJ BASADO EN SINTESIS DIGITAL DIRECTA PARA EL METODO ADAPTATIVO.

    (03/2001)
    Ver ilustración. Solicitante/s: TELEFONICA, S.A.. Clasificación: H04J3/06, H04L7/02.

    Recuperador de reloj basado enl síntesis digital directa para el metodo adaptativo. Un recuperador de reloj diseñado para sistemas MTA (Modo de Transferencia Asíncrono) que necesitan mantener temporización extremo a extremo, basado en el método adaptativo, consistente en la aplicación de técnicas de procesado digital y osciladores basados en la síntesis digital directa (DDS) en el diseño del recuperador, lo que permite recuperar prácticamente entre una señal de corriente continua y una frecuencia máxima con una resolución de frecuencia sensiblemente incrementada. **FIGURA** .

  5. 5.-

    METODO Y APARATO PARA EL MOLDEADO DE TRAFICO MTA.

    (02/2001)
    Ver ilustración. Solicitante/s: TELEFONICA, S.A.. Clasificación: H04L12/56.

    Método y aparato para el moldeado de tráfico MTA. Un método y un aparato para el moldeado de tráfico MTA, parael manejo de conexiones asociadas a un gran número de usuarios, cuya función se realiza sobre enlaces MTA de 155 B/s, de acuerdo con el estándar UTOP A de 16 bits, que transmiteninformación encapsulada en forma de células, en el que se define un algoritmo, a partir de determinadas estructuras de datos, constituido por dos máquinas de estados, una de escritura y otra de lectura, asociadas, respectivamente, al proceso de almacenamiento de células y al de extracción de las mismas. El aparato comprende tres circuitos constituidos por un circuito de moldeado, una memoria de células y una memoria de parámetros, de los que el circuito de conformado está compuesto por una pluralidad de módulos internos, que incluyen módulos de entrada y salida, memoria FIFO de almacenamiento intermedio, módulos de interfaz, memoria interna y autómatas de entrada, salida y control.

  6. 6.-

    CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA.

    (03/1998)
    Ver ilustración. Solicitante/s: TELEFONICA DE ESPAÑA, S.A.. Clasificación: H04L12/66.

    CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA. EL CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA, CONSISTE EN UN CIRCUITO QUE SE CONFIGURA A PARTIR DE UNA ETAPA DE ENTRADA , UN DETECTOR DE CELULAS VACIAS Y UN FILTRO , UNA ETAPA DEL CALCULO DE CONTROL , UN EXTRACTOR DE LA DIRECCION DE PAGINA , UN PROCESADOR DE CABECERA , UNA ETAPA DE RETARDO , UNA ETAPA DE SALIDA , UN INTERFAZ CON EL MICROPROCESADOR , UNA ETAPA DE INSERCION , UN INTERFAZ DE MEMORIAS EXTERNAS Y UNA ETAPA DE EXTRACCION , MODIFICANDO LA ETAPA DE ENTRADA LA CABECERA DE LAS CELULAS DEL FLUJO DE DATOS , ADAPTANDOLAS CON OBJETO DE IMPLEMENTAR LAS FUNCIONES DE LA CAPA MTA PARA EL TRATAMIENTO DE DATOS, MIENTRAS QUE EL PROCESADOR DE CABECERA EN COLABORACION CON LAS MEMORIAS EXTERNAS REALIZA LA TRADUCCION DE LAS CABECERAS DE LAS CELULAS DE ACUERDO CON LA PROGRAMACION INDICADA PARA EL ELEMENTO DE RED EN QUE SE ENCUENTRA.