6 inventos, patentes y modelos de BREA SÁNCHEZ,Victor Manuel

SISTEMA Y MÉTODO DE DETECCIÓN DE MOLUSCOS GASTERÓPODOS TERRESTRES.

Secciones de la CIP Física Necesidades corrientes de la vida

(16/07/2015). Ver ilustración. Solicitante/s: UNIVERSIDADE DE SANTIAGO DE COMPOSTELA. Clasificación: G01N21/17, A01G13/10.

Sistema y método de detección de moluscos gasterópodos terrestres. Las plagas de moluscos terrestres, como babosas o caracoles, tienen un alto impacto en los cultivos. La presente invención se refiere a un sistema de detección de moluscos terrestres que se inserta en un refugio adaptado a los hábitos de los moluscos terrestres. El sistema y método de detección se basa en la emisión y medida de radiación en el rango del infrarrojo y el cambio que produce un molusco terrestre en la radiación reflejada dentro del refugio.

Sistema y método para la detección de moluscos gasterópodos terrestres.

(15/07/2014) Sistema y método de detección de moluscos gasterópodos terrestres. Las plagas de moluscos terrestres, como babosas o caracoles, tienen un alto impacto en los cultivos. La presente invención se refiere a un sistema de detección de moluscos terrestres que se inserta en un refugio adaptado a los hábitos de los moluscos terrestres. El sistema y método de detección se basa en la emisión y medida de radiación en el rango del infrarrojo y el cambio que produce un molusco terrestre en la radiación reflejada dentro del refugio.

Procesador de imágenes para extracción de características.

(04/09/2013) La presente invención se refiere a un procesador de imágenes para la extracción de características que comprende un único chip no planar que contiene una pluralidad de sensores integrados y recursos de procesamiento distribuidos en dos o más capas adaptado a capturar cuadros de imágenes y extraer características de las imágenes. En una realización particular, el chip no planar es un circuito integrado CMOS-3D (CI CMOS-3D) con una distribución vertical de los recursos de sensado y de procesado distribuidos en dos o más capas verticales de circuito integrado. El CI CMOS-3D implementa dos o más detectores de características en un único chip reutilizando una pluralidad de…

PROCESADOR DE IMÁGENES PARA EXTRACCIÓN DE CARACTERÍSTICAS.

Secciones de la CIP Física Electricidad

(08/08/2013). Ver ilustración. Solicitante/s: UNIVERSIDAD DE SANTIAGO DE COMPOSTELA. Clasificación: G06T7/00, H01L27/00.

La presente invención se refiere a un procesador de imágenes para la extracción de características que comprende un único chip no planar que contiene una pluralidad de sensores integrados y recursos de procesamiento distribuidos en dos o más capas adaptado a capturar cuadros de imágenes y extraer características de las imágenes. En una realización particular, el chip no planar es un circuito integrado CMOS-3D (CI CMOS- 3D) con una distribución vertical de los recursos de sensado y de procesado distribuidos en dos o más capas verticales de circuito integrado. El CI CMOS-3D implementa dos o más detectores de características en un único chip reutilizando una pluralidad de circuitos empleados para la obtención del gradiente y de puntos clave. Los detectores de características incluyen un detector invariante a transformaciones (SIFT), un detector de Harris y un detector basado en la matriz Hessiana.

Arquitectura híbrida SIMD/MIMD dinámicamente reconfigurable de un coprocesador para sistemas de visión.

Sección de la CIP Física

(04/07/2013). Ver ilustración. Solicitante/s: UNIVERSIDADE DE SANTIAGO DE COMPOSTELA. Clasificación: G06F15/80.

La presente invención se refiere a una arquitectura híbrida Simple Instrucción-Múltiples Datos (SIMD)/Múltiples Instrucciones-Múltiples Datos (MIMD), dinámicamente reconfigurable, de un coprocesador que se emplea en sistemas de altas prestaciones para tareas de visión por computador. La arquitectura comprende un conjunto de elementos de procesamiento (PE) que reciben datos a través de una red local o de una cola de entrada serie salida paralela (SIPO), ambas gestionadas por un procesado de entrada programable (PIP). Los resultados obtenidos se envían al exterior a través de una cola de entrada paralela y salida serie (PISO) o a través de la red local, estando ambos elementos gestionados por el procesador de salida programable (POP).

ARQUITECTURA HÍBRIDA SIMD/MIMD DINÁMICAMENTE RECONFIGURABLE DE UN COPROCESADOR PARA SISTEMAS DE VISIÓN.

(29/11/2012) La presente invención se refiere a una arquitectura híbrida Simple Instrucción-Múltiples Datos (SIMD)/Múltiples Instrucciones-Múltiples Datos (MIMD), dinámicamente reconfigurable, de un coprocesador que se emplea en sistemas altas prestaciones para tareas de visión por computador. La arquitectura comprende un conjunto de elementos de procesamiento (PE) que reciben datos a través de una red local o de una cola de entrada serie salida paralela (SIPO), ambas gestionadas por un procesado de entrada programable (PIP). Los resultados obtenidos se envían al exterior a través de una cola de entrada paralela y salida serie (PISO) o a través de la red local, estando ambos elementos gestionados por el procesador de salida programable (POP).

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .