CIP-2021 : G06F 13/36 : para el acceso al bus común o al sistema de buses comunes.

CIP-2021GG06G06FG06F 13/00G06F 13/36[2] › para el acceso al bus común o al sistema de buses comunes.

G FISICA.

G06 CALCULO; CONTEO.

G06F PROCESAMIENTO ELECTRICO DE DATOS DIGITALES (sistemas de computadores basados en modelos de cálculo específicos G06N).

G06F 13/00 Interconexión o transferencia de información u otras señales entre memorias, dispositivos de entrada/salida o unidades de procesamiento (circuitos de interfaz para dispositivos de entrada/salida específicos G06F 3/00; sistemas multiprocesadores G06F 15/16).

G06F 13/36 · · para el acceso al bus común o al sistema de buses comunes.

CIP2021: Invenciones publicadas en esta sección.

Procedimiento y sistema para almacenar en caché contenido web en un disco duro.

(16/08/2017). Solicitante/s: TELEFONICA, S.A.. Inventor/es: YANG,Xiaoyuan, PANDO CAO,Arcadio, ASTIZ LEZAUN,Eguzki, GARCIA SANCHEZ MENDOZA,Armando Antonio, GUIJARRO GUILLEN,David, CONEJERO OLESTI,David, LEVI,MARTÍN IVÁN, BURREL DÍEZ,MAITE.

Procedimiento para almacenar en caché contenido web en un nodo de comunicación que comprende una memoria de disco duro, estando dicho nodo de comunicación configurado para planificar peticiones de lectura y peticiones de escritura de contenido web en el disco duro, estando el procedimiento caracterizado porque comprende: - poner en cola peticiones de escritura en una primera cola ; - poner en cola peticiones de lectura en una segunda cola ; teniendo la segunda cola una mayor prioridad que la primera cola ; - monitorizar un nivel de tasa de transferencia de datos del disco duro; - planificar peticiones de escritura puestas en cola en la primera cola solamente si la tasa de transferencia de datos supervisada está por debajo de un primer umbral; - planificar peticiones de lectura puestas en cola en la segunda cola en función de la tasa de transferencia de datos monitorizado del disco duro.

PDF original: ES-2648119_T3.pdf

Establecimiento de llamada de telecomunicación de medios mixtos.

(18/03/2016). Ver ilustración. Solicitante/s: 3G Licensing S.A. Inventor/es: CROOK,MICHAEL DAVID STANMORE.

Estación móvil apta para videotelefonía en respuesta a una interrupción de una llamada en curso de telecomunicaciones de medios mixtos, comprendiendo la estación móvil: - una interfaz de radiofrecuencia configurada para comunicar por medio de una red de telecomunicaciones de radio; - un transmisor configurado para transmitir datos que llevan por lo menos un primer y un segundo medios a una estación móvil remota durante una primera llamada de telecomunicaciones de medios mixtos; - un procesador en comunicación con la interfaz de radiofrecuencia configurado para recibir una indicación de que la transmisión de datos a la estación móvil remota en la primera llamada de telecomunicaciones de medios mixtos está siendo interrumpida; - estando el procesador además configurado, en respuesta a la indicación, para iniciar una segunda llamada a la estación móvil remota, no soportando la segunda llamada los segundos medios.

PDF original: ES-2564177_T3.pdf

PROCEDIMIENTO PARA EL ARBITRAJE DE UN ACCESO A UN BUS DE DATOS.

(01/12/2005). Ver ilustración. Solicitante/s: SIEMENS AG. Inventor/es: BRICKNER, DIETER, KLOTZ, DIETER, SCHIMMER, JURGEN, GITZ, FRANZ-JOSEF, SCHWEIKART, MATTHIAS.

Procedimiento para el arbitraje de un acceso a un bus de datos entre usuarios (Tn1, Tn2, ...), en el que los usuarios están acoplados a través de al menos un anillo de arbitraje , con las siguientes etapas: a) solicitud del acceso de uno primero de los usuarios, b) verificación para determinar si una primera señal, para la indicación de que está liberado uno de los anillos de arbitraje, se encuentra en una entrada del primer usuario, c) emisión de una segunda señal a través del primer usuario, cuando está presente la primera señal, d) verificación para determinar si la primera señal se encuentra todavía en la entrada del primer usuario al final de un intervalo de tiempo predeterminado e) acceso del primer usuario cuando la primera señal está presente todavía al final del intervalo de tiempo predeterminado, caracterizado porque los usuarios están acoplados a través de un número de anillos de arbitraje , y a cada anillo de arbitraje está asociada una prioridad.

ARQUITECTURA PARA UN DISPOSITIVO DE MEMORIA FLASH PC CON BUS SERIE UNIVERSAL.

(01/11/2005) Dispositivo de memoria flash USB para conectar a un bus definido como USB, comprendiendo el dispositivo de memoria flash : (a) al menos un módulo de memoria flash ; (b) un conector que es un conector USB que está adaptado para la conexión a un bus definido como USB y para enviar y recibir paquetes definidos como de USB a y desde dicho bus definido como USB; y (c) un controlador USB que interactúa con un ordenador principal a través de dicho conector USB y al menos ejecuta una operación de las operaciones de lectura y de grabación en dicho módulo de memoria flash que es al menos uno de acuerdo…

APARATO PARA REDUCIR LOS INTENTOS DE REINTENTO DE INTERRUPCION.

(01/11/1997) UN SISTEMA DE ORDENADOR MULTIPROCESADOR QUE TIENE UN PRIMER PROCESADOR CON UN PRIMER MECANISMO DE INTERRUPCION PARA GENERAR SOLICITUDES DE INTERRUPCION, UN SEGUNDO PROCESADOR CON UN SEGUNDO MECANISMO DE INTERRUPCION Y UN BUS DEL SISTEMA PARA COMUNICAR LAS SOLICITUDES DE INTERRUPCION DEL PRIMER PROCESADOR AL SEGUNDO PROCESADOR. EL SEGUNDO MECANISMO DE INTERRUPCION RESPONDE A UNA SOLICITUD DE INTERRUPCION GENERANDO UNA RESPUESTA DE RECONOCIMIENTO EN EL BUS DEL SISTEMA CUANDO EL SEGUNDO PROCESADOR ACEPTA LA SOLICITUD DE INTERRUPCION Y GENERANDO UNA RESPUESTA DE NO CONOCIMIENTO EN EL BUS DEL SISTEMA CUANDO EL SEGUNDO PROCESADOR CONTIENE UNA SOLICITUD DE INTERRUPCION ANTERIOR O PENDIENTE CON UN NIVEL MAS ALTO Y REHUSA LA SOLICITUD DE INTERRUPCION. EL SEGUNDO MECANISMO DE INTERRUPCION RESPONDE A…

DISPOSICION CON VARIAS UNIDADES FUNCIONALES.

(01/05/1997). Solicitante/s: SIEMENS AKTIENGESELLSCHAFT. Inventor/es: BOZENHARDT, JOHANNES, ABERT, MICHAEL, BLOCK, SIEGFRIED, LEIGSNERING, FRANZ, PFATTEICHER, WERNER, SCHEME, FRANZ-CLEMENS.

LA INVENCION SE REFIERE A UNA DISPOSICION CON MULTIPLES LUGARES (SPO... SP15) DE ENCHUFE, INTERCONECTADOS POR MEDIO DE UN SISTEMA BUS (SYD) CON LINEAS DE DATOS Y DE CONTROL Y MEDIANTE LINEAS (ALO...AL15) DE DIRECCION, DENTRO DE LAS CUALES PUEDEN SER ENCHUFADAS LAS UNIDADES (FEO... FE15) FUNCIONALES. CADA UNIDAD FUNCIONAL QUE ES ADECUADA PARA ACCESO DE LECTURA Y/O ESCRITURA (COMPONENTE CPU) TIENE UN ELEMENTO DE ARBITRO. EL ARBITRO QUE ES ACTIVADO PARA MANEJAR EL SISTEMA BUS (SYD) Y UN SISTEMA QUE PERMANECE PASIVO SE DETERMINA DURANTE UNA FASE DE ARRANQUE. LAS UNIDADES FUNCIONALES PUEDEN SER ENCHUFADAS DENTRO DE CUALQUIER LUGAR DE ENCHUFE Y NO SE NECESITA COMPONENTE ESPECIAL PARA RODAR CON EL SISTEMA BUS. LA INVENCION ES APLICABLE EN SISTEMA DE AUTOMACION.

UN SISTEMA DE PILA.

(16/01/1997). Solicitante/s: FUJITSU LIMITED. Inventor/es: KITAZAWA, MASAHIRO.

UN COMANDO SE DESCODIFICA EN UNA UNIDAD PARA PROPORCIONAR INFORMACION DE CONTROL DE SALIDA DE BUS EN RELACION CON UN ESTADO DE OCUPADO DE BUS COMUN, Y LA EXISTENCIA DEL COMANDO O DE DATOS. CUANDO LA UNIDAD NO PUEDE DISPONER DEL BUS COMUN , LA INFORMACION DESCODIFICADA DE BUS FUERA DE CONTROL, EL COMANDO Y LOS DATOS SE GUARDAN EN UNA PILA DE SALIDA DE BUS . INMEDIATAMENTE DESPUES DE QUE EL BUS COMUN PASE A ENCONTRARSE DISPONIBLE PARA LA UNIDAD, SE DA SALIDA A LA INFORMACION DESCODIFICADA DE CONTROL DE SALIDA DEL BUS Y EL COMANDO Y LOS DATOS QUE SE ENCUENTRAN ALMACENADOS EN LA PILA DE SALIDA DE BUS, A UN BUS DE CONTROL Y AL BUS COMUN, RESPECTIVAMENTE. CUANDO EL BUS COMUN PASA A ESTAR DISPONIBLE PARA LA UNIDAD SE DA SALIDA A LA INFORMACION DE CONTROL DE SALIDA DE BUS, EL COMANDO Y LOS DATOS AL BUS COMUN, SIN PASAR A TRAVES DE LA PILA DE CONTROL DE BUS.

SISTEMA MULTIPROCESADOR CON UN BUS PARA EL ACOPLAMIENTO DE VARIAS UNIDADES PROCESADORAS CON MEMORIAS CACHE PRIVADAS Y UNA MEMORIA DE TRABAJO COMUN.

(16/12/1996) LA INVENCION SE CARACTERIZA PORQUE: SE ORIGINA UNA IDENTIFICACION (TID) CONOCIDA A COMIENZO DE UNA DIRECCION DE OPERACION PARA SOLICITAR UNA PETICION A REALIZAR; SE TRANSMITE LA IDENTIFICACION CONOCIDA CON LA DIRECCION (ADR) AUTOMATICA DE LA PETICION (TN1) DEL ABONADO A TODOS LOS ABONADOS USUALES MEDIANTE UN SISTEMA (SPBUS) DE LINEAS; ESTAN PREVISTOS EN CADA ABONADO Y EN LOS EMISORES UNOS DISPOSITIVOS MEMORIZADORES (BUFM, SYNC, QU) PARA REGISTRAR LAS DIRECCIONES TRANSMITIDAS Y LAS PETICIONES DE IDENTIFICACION CONOCIDAS Y SUMINISTRADAS; SE INSPECCIONAN LAS DIRECCIONES ACUMULADAS DEL DISPOSITIVO MEMORIZADOR EN LOS DISPOSITIVOS (CCAG-CTR) DE VERIFICACION DEL ABONADO, PARA…

MICROCOMPUTADOR MULTI-BUS CON ASIGNACION DE BUS.

(01/08/1995) UN MICROCOMPUTADOR MULTI-BUS INCLUYE UN SUBSISTEMA OCULTO Y UN SUPERVISOR DE ASIGNACION. UNA UNIDAD CENTRAL DE PROCESO ESTA DOTADA DE UNA FUENTE DE SEÑAL DE PRIORIDAD QUE GENERA UNA SEÑAL DE PRIORIDAD EN LOS CICLOS DE LA UNIDAD CENTRAL DE PROCESO QUE SE EXTIENDEN MAS ALLA DE UNA DURACION ESPECIFICADA. LA SEÑAL DE PRIORIDAD ES EFECTIVA EN CUALQUIER DISPOSITIVO QUE TENGA ACCESO AL BUS PARA INICIAR UNA FINALIZACION ORDENADA DEL USO DEL BUS. CUANDO ESTE DISPOSITIVO SEÑALA LA FINALIZACION DE LA UTILIZACION DEL BUS, EL SUPERVISOR DE ASIGNACION CAMBIA EL ESTADO DE UN CONDUCTOR ARB/GRANT, DE SU FASE DE CESION A SU FASE DE ASIGNACION. DURANTE LA FASE DE ASIGNACION,…

SISTEMA DE COMPUTADOR QUE TIENE ARBITRAJE DE ACCESO DIRECTO A MEMORIADE CANALES MULTIPLES.

(16/04/1993). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION. Inventor/es: HEATH, CHESTER ASBURY, LENTA, JORGE EDUARDO.

UN SISTEMA DE ORDENADOR EN EL QUE EL NUMERO DE CANALES PERIFERICOS ES MAS GRANDE QUE EL NUMERO DE CANALES DMA PROVISTOS EN EL SISTEMA PUEDEN TODOS TENER ACCESO DMA. ALGUNO DE LOS CANALES DMA ESTAN DERIVADOS A UNOS DE LOS PERIFERICOS, MIENTRAS OTROS SON COMPARTIDOS PARA PERMANECER CON UNO DE LOS PERIFERICOS. CADA PERIFERIA QUE TIENEN ACCESO DMA TIENE UN VALOR PRIORITARIO DEL CANAL. CUANDO UN PERIFERIO QUIERE ACCESO DMA, TRANSMITE SU VALOR PRIORITARIO DE CANAL HACIA UN BUS DE ARBITRAJE. EL VALOR PRIORITARIO DE CANAL GANADO ES ENTONCES COMPARADO CON LOS VALORES DE ASIGNACION DE CANAL DMA PRESTADO. SI LA COMPARACION ES AFORTUNADA, EL PERIFERIO CORRESPONDIENTE AL VALOR DE ASIGNACION DE CANAL DMA CON EL QUE LA COMPARACION FUE AFORTUNADA.

SISTEMA DE COMPUTADOR CON ARBITRAJE DE CANAL DE ACCESO DIRECTO A MEMORIA.

(01/02/1993). Solicitante/s: INTERNATIONAL BUSINESS MACHINES CORPORATION. Inventor/es: HEATH, CHESTER ASBURY, CONCILIO, IAN ANTHONY, HAWTHORNE, JEFFREY ALAN, LENTA, JORGE EDUARDO, NGUYEN, LONG DUY.

UN SISTEMA DE COMPUTADOR SE ACOPLA A PERIFERICOS QUE TIENEN SU PROPIO ARBITRAJE DE CANAL DMA Y A PERIFERICOS QUE NO TENGAN MANEJADOR DE ARBITRAJE. UNA UNIDAD DE ARBITRAJE SEPARADA, CONTROLADA DIRECTAMENTE POR LA CPU, SE SUMINISTRA PARA ARBITRAR EL NOMBRE DE LOS PERIFERICOS QUE NO TENGAN MANEJADOR DE ARBITRAJE. LA CPU PUEDE DE ESTA FORMA ASIGNAR LIBREMENTE DIFERENTES NIVELES DE ARBITRAJE A DICHOS PERIFERICOS, Y PUEDE INSTRUIR A LA UNIDAD DE ARBITRAJE PARA ARBITRAR SIMULTANEAMENTE SOBRE DIFERENTES NIVELES DE ARBITRAJE O PARA DOS O MAS CANALES DE DMA.

SISTEMA DE TRANSMISION DE DATOS A ALTA VELOCIDAD PARA TERMINALES QUE TRABAJAN A BAJA VELOCIDAD.

(16/02/1992). Ver ilustración. Solicitante/s: ANGEL IGLESIAS, S.A.. Inventor/es: RODRIGUEZ NAVARRETE,LUIS.

SISTEMA DE TRANSMISION DE DATOS A ALTA VELOCIDAD PARA TERMINALES QUE TRABAJAN A BAJA VELOCIDAD, QUE CONSTA DE: UN MODULO CONTROLADOR DE COMUNICACIONES DE ACUERDO CON LA NORMA BITBUS CON UN MICROCONTROLADOR DE LA FAMILIA 8044 UNIDO A UNA MODULO DE COMUNICACIONES QUE CONSTA DE UNA MEMORIA RAM DE DOBLE PUERTA QUE SE COMUNICA CON UN MODULO CONVERTIDOR DE PROTOCOLOS QUE CONSTA DE UN MICROPROCESADOR Z80 DE CONTROL DE LAS COMUNICACIONES A TRAVES DE LOS CANALES LENTOS, UNA CAPACIDAD DE MEMORIA PARA MANTENER EN EJECUCION CUATRO TAREAS DE COMUNICACION COMPLETAS A BAJA VELOCIDAD, PARA EL PROCESO DE TRANSMISION Y GENERACION DE UN PROTOCOLO ORIENTADO A CARACTER PARA LOS CIRCUITOS DE SALIDA HACIA LOS TERMINALES. DE APLICACION EN TELEINDICADORES DE AEROPUERTOS.

SISTEMA DE AUTORIZACION MULTITRANSACCION.

(16/08/1990). Solicitante/s: HOLDING SERVICIOS S.A. Inventor/es: BELTRAN GARCIA, SALVADOR.

SISTEMA DE AUTORIZACION MULTITRANSACCION, CONSTITUIDO POR UN CONCENTRADOR DE TERMINALES, QUE PERMITE EFECTUAR OPERACIONES SIMULTANEAS DESDE ESTOS UTILIZANDO UNA SOLA LINEA DE CONEXION CON LA ENTIDAD FINANCIERA. EL CONCENTRADOR ESTA DOTADO DE UN SOPORTE DE CONEXIONES QUE PERMITE LA CONEXION DE HASTA 40 TERMINALES CON TIEMPOS DE RESPUESTA MUY BAJOS. LOS TERMINALES ASOCIADOS TIENEN CARACTERISTICAS SEMEJANTES A LAS DEL DATAFONO, CON POSIBILIDAD DE ENTRADA DE DATOS MEDIANTE TECLADO PRINCIPAL, LECTORA DE TARJETAS MAGNETICAS A DOS PISTAS Y TECLADO AUXILIAR EXTERIOR. LA CONEXION ENTRE TERMINAL Y CONCENTRADOR, SE EFECTUA MEDIANTE CABLE PROPIO LOCAL, DEL ESTABLECIMIENTO QUE LO INSTALA.

UNIDAD DE ARBITRAJE Y METODO PARA ARBITRAR ACCESO A UNA LINEA GENERAL DE DATOS Y SISTEMA DE PROCESO DE DATOS CORRESPONDIENTE.

(01/01/1989). Ver ilustración. Solicitante/s: DIGITAL EQUIPMENT CORPORATION. Inventor/es: NATUSCH, PAUL J, STEWART, ROBERT E, KELLER, JAMES B, HENRY, JOHN F, YU, EUGENE L.

UNIDAD DE ARBITRAJE Y METODO PARA ARBITRAR ACCESO A UNA LINEA GENERAL DE DATOS, Y SISTEMA DE PROCESO DE DATOS CORRESPONDIENTE, EN DONDE UNA UNIDAD DE ARBITRAJE CONCEDE DE UNA UNIDAD A UNA LINEA GENERAL . CUANDO UNA UNIDAD SOLICITANTE NO PUEDE ACCEDER A UNA UNIDAD OBJETIVO, ESTA PROPORCIONA INMEDIATAMENTE UNA SEÑAL DE OCUPADO A TODAS LAS UNIDADES, INCLUIDA LA UNIDAD . CUALQUIER UNIDAD QUE HAYA SOLICITADO ACCESO A LA LINEA GENERAL DEL SISTEMA ANTES DE GENERARSE LA SEÑAL DE OCUPADO VOLVERA A SOLICITAR ACCESO A DICHA LINEA DESPUES DE QUE SE INTRODUZCA DICHA SEÑAL. ESTA SEÑAL INHIBE A LA UNIDAD DE ARBITRAJE HASTA QUE LA UNIDAD QUE RECIBIO LA SEÑAL DE OCUPADO PUEDA REAFIRMAR SU PETICION DE ACCESO A LA LINEA GENERAL. EL INVENTO ES ESPECIALMENTE UTIL PARA INTERCAMBIAR SEÑALES LOGICAS ENTRE SUBSISTEMAS DE PROCESO DE DATOS.

UN APARATO Y UN METODO PARA PROPORCIONAR SEÑALES DE CONTROL DE LA TRANSFERENCIA DE GRUPOS DE SEÑALES LOGICAS EN UN SISTEMA DE PROCESO DE DATOS Y SISTEMA CORRESPONDIENTE.

(01/10/1988). Solicitante/s: DIGITAL EQUIPMENT CORPORATION. Inventor/es: STEWART, ROBERT E, KELLER, JAMES B, HENRY, JOHN F.

EN UN SISTEMA DE PROCESO DE DATOS EN EL QUE UNA PLURALIDAD DE UNIDADES O SUBSISTEMAS DE PROCESO DE DATOS INTERCAMBIAN GRUPOS DE SEÑALES LOGICAS POR MEDIO DE UNA LINEA GENERAL (BUS) DEL SISTEMA, SE HABILITA UN APARATO PARA PROPORCIONAR TIEMPO SUFICIENTE PARA PERMITIR QUE DECAIGAN LOS TRANSITORIOS PRESENTES EN LA LINEA GENERAL DEL SISTEMA, AUMENTANDO CON ELLO LA INTEGRIDAD DE LOS DATOS. CUANDO LOS GRUPOS DE SEÑALES LOGICAS SE APLICAN A LA LINEA GENERAL DEL SISTEMA A TRAVES DE TRANSISTORES CONDUCTORES Y NO CONDUCTORES, LA PRESENCIA DE UNA SEÑAL LOGICA EN LA LINEA GENERAL DEL SISTEMA INMEDIATAMENTE ANTES DE LA APLICACION DE UN JUEGO DE SEÑALES LOGICAS PROCEDENTES DE UNA UNIDAD DE PROCESO DE DATOS DIFERENTE, PUEDE RETARDAR EL COMIENZO DE LA CONDUCCION DE LOS TRANSISTORES MAS RECIENTEMENTE ACTIVADOS, DANDO ASI COMO RESULTADO LA APARICION DE TRANSITORIOS DE LARGA DURACION.

UN CONTROLADOR DE CONMUTACION.

(16/11/1987). Solicitante/s: STANDARD ELECTRICA, S.A..

CONTROLADOR DE CONMUTACION PARA EL CONTROL DE UN CONMUTADOR DE COMUNICACIONES. CONSTA DE UNA CONFIGURACION DE MEMORIA CAM/RAM/CAM QUE INCLUYE UN CAM FUENTE , UNA RAM DE DATOS Y UNA CAM DE DESTINO , ESTANDO LA CAM FUENTE CONECTADA A LA LINEA DE INTERCONEXION DE DIRECCIONES FUENTE PARA RECIBIR Y TRANSMITIR LAS DIRECCIONES FUENTES; DE MEDIOS PARA LA RECEPCION DE UNA PALABRA COMANDO PROCEDENTE DE UNA CUALQUIERA DE ENTRE UNA PLURALIDAD DE FUENTES, ESTANDO FORMADA DICHA PALABRA COMANDO POR UNA PARTE DE COMANDO Y POR UNA PARTE DE INSTRUCCION; DE MEDIOS PARA LA GENERACION DE SEÑALES DE CONTROL EN RESPUESTA A DUICHA PARTE DE COMANDO; Y DE MEDIOS QUE RESPONDEN A DICHAS SEÑALES DE CONTROL, PARA LA EJECUCION DE DICHA PARTE DE COMANDO.

PERFECCIONAMIENTOS EN LOS SISTEMAS DE PROCESADO DE SEÑALES.

(01/11/1984). Solicitante/s: BRITISH TELECOMMUNICATIONS.

PERFECCIONAMIENTOS EN LOS SISTEMAS DE PROCESADO DE SEN/ALES.CONSISTENTES EN QUE EL SISTEMA COMPRENDE UN GENERADOR DE SEN/ALES DE ACTIVACION; UN CANAL DE INFORMACION COMUN; UNA PLURALIDAD DE PUESTOS DE PROCESADO DOTADOS DE RESPECTIVOS CODIGOS SINGULARES, Y QUE ESTAN DISPUESTOS PARA LEER, CUANDO SE ACTIVAN, INFORMACION DEL CANAL DESPUES DE PERIODOS RESPECTIVOS DE TIEMPO A PARTIR DE LA APLICACION DE UNA SEN/AL DE ACTIVACION QUE DEPENDE DE SUS RESPECTIVOS CODIGOS, CON LO QUE LAS LECTURAS A REALIZAR POR LOS PUESTOS TIENEN PREVISTO SU COMIENZO EN RESPECTIVOS TIEMPOS SEPARADOS PREDETERMINADOS DESPUES DE LA SEN/AL DE ACTIVACION, PROPORCIONANDO ASI LOS RESPECTIVOS INTERVALOS DE LECTURA; Y UN PUESTO DE PROCESADO ADICIONAL DISPUESTO PARA TRANSMITIR INFORMACION PARA UNA PLURALIDAD DE PUESTOS RECEPTORES EN EL CANAL DESPUES DE LOS PERIODOS RESPECTIVOS DE TIEMPO A PARTIR DE LA SEN/AL DE ACTIVACION QUE DEPENDE DE LOS CODIGOS DE LOS PUESTOS RECEPTORES, CON LO QUE CADA PUESTO RECEPTOR LEE LA INFORMACION DESTINADA A EL.

Utilizamos cookies para mejorar nuestros servicios y mostrarle publicidad relevante. Si continua navegando, consideramos que acepta su uso. Puede obtener más información aquí. .